一种LED芯片制造技术

技术编号:36029683 阅读:48 留言:0更新日期:2022-12-21 10:30
本实用新型专利技术提供了一种LED芯片,通过将衬底设置具有多个凸起且相邻凸起之间形成平面,从而在所述凸起的表面设置第一透明导电层;通过将衬底的图形界面设置为与衬底不同的透明材料,可形成更佳的反射镜结构;进一步地,所述第一电极与所述第一透明导电层形成电连接,使所述衬底具有导电的图形界面,且所述第一电极与第一透明导电层形成电连接,进而所述发光结构的底部可形成很好的电流扩展。在此基础上,可以减薄所述第一型半导体层,在节省成本的同时又有效提高发光效率。时又有效提高发光效率。时又有效提高发光效率。

【技术实现步骤摘要】
一种LED芯片


[0001]本技术涉及发光二极管领域,尤其涉及一种LED芯片。

技术介绍

[0002]发光二极管(Light Emitting Diode,LED)是一种能发光的半导体电子元件。氮化镓(GaN)具有良好的热导性能,同时具有耐高温、耐酸碱、高硬度等优良特性,使GaN基LED受到越来越多的关注和研究。
[0003]外延片是LED制备过程中的初级成品。现有的外延片包括衬底、第一型半导体层、有源层和第二半导体层,第一型半导体层、有源层和第二半导体层依次层叠在衬底上。第一型半导体层用于提供进行复合发光的空穴或电子,第二型半导体层用于提供进行复合发光的电子或空穴,有源层用于进行电子和空穴的辐射复合发光,衬底用于为外延材料提供生长表面。
[0004]现有的GaN基LED外延片,通常会在衬底的表面形成阵列布置的多个凸起,一方面可以改变光线的出射角,提高光的提取效率;另一方面可以缓解衬底材料(如碳化硅、蓝宝石、硅等)与氮化镓晶格常数的差异而产生的应力和缺陷,提升外延片整体的晶体质量,增加有源层的辐射复合发光,提高 LED的发光效率。但是阵列布置多个凸起的图形化衬底对衬底材料和氮化镓之间晶格失配产生的应力和缺陷作用有限,致使LED的发光效率还有待提升。
[0005]有鉴于此,本专利技术人专门设计了一种LED芯片,本案由此产生。

技术实现思路

[0006]本技术的目的在于提供一种LED芯片,以改善芯片底部的电流扩展能力,最终提高LED芯片的发光效率。
[0007]为了实现上述目的,本技术采用的技术方案如下:
[0008]一种LED芯片,包括:
[0009]图形化衬底,所述图形化衬底的表面具有多个凸起,且相邻凸起之间形成平面;
[0010]第一透明导电层,所述第一透明导电层设置于所述凸起的表面;
[0011]缓冲层,所述缓冲层设置于所述图形化衬底的平面;
[0012]发光结构,所述发光结构通过覆盖所述凸起的方式形成于所述缓冲层的表面,所述发光结构至少包括沿第一方向依次堆叠的第一型半导体层、有源区以及第二型半导体层,且所述发光结构的局部区域蚀刻至部分所述的第一型半导体层形成凹槽及台面;所述第一方向垂直于所述图形化衬底,并由所述图形化衬底指向所述发光结构;
[0013]隔离层,其设置于所述凹槽的侧壁;
[0014]第一电极,其层叠于所述凹槽;
[0015]第二电极,其层叠于所述台面。
[0016]优选地,所述第一透明导电层从所述凸起侧面延伸至所述平面,使各所述凸起形
成电连接。
[0017]优选地,所述缓冲层层叠于所述平面所对应的第一透明导电层的表面。
[0018]优选地,所述凹槽裸露部分所述第一透明导电层,使所述第一电极与所述第一透明导电层形成电连接。
[0019]优选地,所述凸起包括台状凸起,所述第一透明导电层层叠于所述台状凸起的台面和/或侧壁。
[0020]优选地,所述第一透明导电层与对应的所述台状凸起构成一个锥状结构。
[0021]优选地,所述台状凸起包括圆台状凸起、椭圆台状凸起、多棱台状凸起中的一种或多种。
[0022]优选地,所述凸起包括锥状凸起,所述第一透明导电层附着于所述锥状凸起的侧壁。
[0023]优选地,所述锥状凸起包括圆锥状凸起、椭圆锥状凸起、多棱锥状凸起中的一种或多种。
[0024]优选地,所述第一透明导电层包括氧化铟锡、氧化镉锡、氧化铟和氧化锌中的一种或多种堆叠。
[0025]优选地,在所述缓冲层表面还设有非故意掺杂层,所述发光结构通过覆盖所述凸起的方式形成于所述非故意掺杂层的表面。
[0026]经由上述的技术方案可知,本技术提供的LED芯片,通过将衬底设置具有多个凸起且相邻凸起之间形成平面,从而在所述凸起的表面设置第一透明导电层;通过将衬底的图形界面设置为与衬底不同的透明材料,可形成更佳的反射镜结构。
[0027]进一步地,设置:所述第一透明导电层覆盖所述凸起及平面,使各所述凸起形成电连接;且所述凹槽裸露部分所述第一透明导电层,使所述第一电极与所述第一透明导电层形成电连接。使所述衬底具有导电的图形界面,且所述第一电极与第一透明导电层形成电连接,进而所述发光结构的底部可形成很好的电流扩展。在此基础上,可以减薄所述第一型半导体层,在节省成本的同时又有效提高发光效率。
附图说明
[0028]为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
[0029]图1为本技术实施例所提供的LED芯片的结构示意图;
[0030]图2为本技术实施例所提供的LED芯片的俯视图;
[0031]图3.1至图3.7为本技术实施例所提供的LED芯片的制备方法步骤所对应的结构示意图;
[0032]图中符号说明:1、图形化衬底,1.1、凸起,1.2、平面,2、第一透明导电层,3、缓冲层,4、第一型半导体层,5、有源区,6、第二型半导体层,7、凹槽,8、台面,9、第一电极,10、第二电极。
具体实施方式
[0033]为使本技术的内容更加清晰,下面结合附图对本技术的内容作进一步说明。本技术不局限于该具体实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
[0034]如图1所示,一种LED芯片,包括:
[0035]图形化衬底1,图形化衬底1的表面具有多个凸起1.1,且相邻凸起1.1 之间形成平面1.2;
[0036]第一透明导电层2,第一透明导电层2设置于凸起1.1的表面;
[0037]缓冲层3,缓冲层3设置于图形化衬底1的平面1.2;
[0038]发光结构,发光结构通过覆盖凸起1.1的方式形成于缓冲层3的表面,发光结构至少包括沿第一方向依次堆叠的第一型半导体层4、有源区5以及第二型半导体层6,且发光结构的局部区域蚀刻至部分的第一型半导体层4 形成凹槽7及台面8;第一方向垂直于图形化衬底1,并由图形化衬底1指向发光结构;
[0039]隔离层,其设置于凹槽7的侧壁;
[0040]第一电极9,其层叠于凹槽7;
[0041]第二电极10,其层叠于台面8。
[0042]需要说明的是,衬底的材料类型在本实施例中不受限制,例如,衬底可以是但不限于蓝宝石衬底、硅衬底等。另外,发光结构的第一型半导体层4、有源区5以及第二型半导体层6的类型在本实施例中也可以不受限制,可以是但不限于氮化镓材料体系。
[0043]如图2所示,本技术实施例中,第一透明导电层2从凸起1.1侧面延伸至平面1.2,使各凸起1.1形成电本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种LED芯片,其特征在于,包括:图形化衬底,所述图形化衬底的表面具有多个凸起,且相邻凸起之间形成平面;第一透明导电层,所述第一透明导电层设置于所述凸起的表面;缓冲层,所述缓冲层设置于所述图形化衬底的平面;发光结构,所述发光结构通过覆盖所述凸起的方式形成于所述缓冲层的表面,所述发光结构至少包括沿第一方向依次堆叠的第一型半导体层、有源区以及第二型半导体层,且所述发光结构的局部区域蚀刻至部分所述的第一型半导体层形成凹槽及台面;所述第一方向垂直于所述图形化衬底,并由所述图形化衬底指向所述发光结构;隔离层,其设置于所述凹槽的侧壁;第一电极,其层叠于所述凹槽;第二电极,其层叠于所述台面。2.根据权利要求1所述的LED芯片,其特征在于,所述第一透明导电层从所述凸起侧面延伸至所述平面,使各所述凸起形成电连接。3.根据权利要求2所述的LED芯片,其特征在于,所述缓冲层层叠于所述平面所对应的第一透明导电层的表面。4.根据权利要求2或3所述的LED芯片,其特征在于,所述凹槽裸露部分所述第一透明导电层,使所述第...

【专利技术属性】
技术研发人员:林志伟李艳罗桂兰尤翠萍崔恒平陈凯轩蔡建九
申请(专利权)人:厦门乾照光电股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1