集成调谐器制造技术

技术编号:3601182 阅读:118 留言:0更新日期:2012-04-11 18:40
一个集成调谐器包括一个仅在垂直同步间隔期间被调节的步进式AGC放大器(1)。一个接收器包括这种集成调谐器和IF解调电路(5,6),以便向该集成调谐器提供一个垂直同步信号。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及一种具有自动增益控制(AGC)电路的集成调谐器,并且涉及一种包括此类集成调谐器的接收器。用于电视或数据接收的调谐器具有AGC电路以便处理具有不同电平的输入信号,所述信号电平可以随着时间改变。在调谐器中通常使用各可变增益级。这些电路被应用在RF域以及IF域中。为了在调谐器的输出端得到最佳的信噪比,在调谐器中的AGC预置放大器级应当在每个输入信号电平处具有明确定义的增益。通常来说,增益设置是在特定应用的规格限制内的噪声与失真之间的折衷。在电视调谐器中一般使用连续的AGC电路。在增益改变的情况下,在屏幕上不会看到任何影响。连续的AGC电路总是配备有MOSFET。当然也会处于经济上的原因而将该AGC功能集成到调谐器的混频器/振荡器IC中。当被集成时,采用了吉尔伯特单元的连续的AGC电路会在自动增益控制期间造成不想要的噪声和互调制。因此,本专利技术的其中一个目的在于提供一种改进的集成调谐器。为此,本专利技术提供一种如在各独立权利要求中限定的调谐器。备有利实施例在各从属权利要求中限定。根据本专利技术,一个集成调谐器包括一个仅在垂直同步间隔期间被调节的步进式AGC放大器。一个接收器包括这种集成调谐器和IF解调电路,以便向该集成调谐器提供一个垂直同步信号。有利地,一个步进式AGC放大器在围绕一个运算放大器结构的前馈和反馈路径中使用电阻,在该步进式AGC放大器中,在较大的输入信号下,所述放大被减小并且所述反馈被增加,这导致良好的互调制距离。下面将参照以下描述的各实施例来阐述本专利技术的这些和其它方面。在附图中附图说明图1示出一个步进式AGC放大器的实施例;以及图2示出一个包括依照本专利技术的调谐器的接收器的实施例。在本专利技术中,使用步进式AGC放大器1。参见图1,其中通过利用一个反相放大器选择电路中的电阻比来实现几个增益设置。AGC放大器1位于调谐器的输入端。应当借助于AGC检测器9来调节增益,以使得不会发生过载或者过多互调制。由于调谐器中的AGC放大器1具有离散的步,所以在增益改变期间画面质量会受到严重影响。为了使得在画面中没有可见干扰,增益改变应当是在电视屏幕上的可见区域的外部。在本方案中,在垂直同步周期期间选择AGC步。在图2中描述的本专利技术的一个实施例还包括在垂直同步间隔期间定义步数的解决方案。在图2中,可变增益放大器1具有离散的增益步。其中增益变化可以例如是每步0.1、0.5或者1dB。可控制选择性滤波器2在调谐器中提供选择性,以便抑制不想要的频率(比如镜像频率)和高电平信号。混频器3将不想要的信号移位到中频(IF),其例如可以是38.9、45.75、56.75MHz。混频器3将由一个振荡器驱动(未在框图内绘出)。所提出的原理并不仅限于标准IF,其还适用于上变换或变换到低IF或零IF。SAW滤波器4提供信道选择性。为了抑制相邻信道,该滤波器4是必要的,并且该滤波器产生一个奈奎斯特斜率以用于模拟电视信号的正确解调。对于低IF或零IF,使用其它种类的滤波器。IF解调器5将IF信号解调到基带CVBS信号。该IF解调器5具有一个内部AGC电路,以便以1Vpp的恒定CVBS输出电平处理不同的IF输入电平。或者,可以使用一个用于模拟传输的数字IF解调器。同步限幅器6从CVBS信号中分离出垂直同步脉冲v-sync。该限幅器6可以由所谓的H/V PLL电路构成,其锁定CVBS信号的同步信号。在本方案中,v-sync的脉冲宽度是可调节的,为此,该限幅器6接收一个脉冲宽度调节信号PWA。时钟发生器7被用作上-下计数器。该时钟发生器的频率将在v-sync信号的脉冲宽度期间控制AGC步数。因此,该门仅在垂直同步脉冲的脉冲宽度期间连接时钟发生器7与上-下计数器11。电平检测器9测量AGC放大器1的输出电平。检测器9可以是RMS或者峰值检测器。通过使用电容C1来进行低通滤波。这意味着C1上的电压总是对AGC放大器1的总输出电平的反映。双比较器10测量电容C1两端的电压。其具有三个范围太低,太高以及一个中间范围。该双比较器判断作为输入电平的反映的C1的电压是太高、太低还是处于中间。输出“上”和“下”将在时钟激活时控制计数器11的方向。上-下计数器10控制AGC放大器1中的各开关。该计数器取决于该双比较器10的输出而向上或向下计数。当通过所述门从时钟发生器接收到时钟信号时,该计数器进行计数。IF解调器5和同步限幅器6可以处于一个IF IC中,图2中所示的其它各项可以处于一个调谐器IC中。AGC放大器1放大来自天线输入端的总信号。选择性滤波器2滤除不想要的信道,并且必须抑制诸如镜像频率和强的遥远信道。输出信号被混频到IF并且由信道滤波器4滤波。然后由IF解调器5对输出信号进行解调。IF解调器5的输出信号是CVBS信号。同步限幅器6从该CVBS信号中分离出垂直同步信号。可以对限幅器6的输出端处的垂直同步脉冲的宽度进行调节,以便控制从时钟发生器7到上-下计数器11的时钟脉冲数。这意味着只有在同步限幅器6的垂直同步输出脉冲周期期间,AGC放大器1才能改变一个特定的步数。所述步数可以例如通过设置时钟发生器7的脉冲宽度或频率而借助I2C总线来控制。借助这种调节,用户可以影响AGC改变的速度或者由增益改变引起的干扰程度。在AGC系统的该优选实施例中,与其中对电平检测器的输入信号进行选通的电视中的其它AGC系统不同,所述检测器应当连续工作以便测量施加到该AGC放大器1的所有信道中的所有信号的总功率,同时仅在垂直同步间隔期间进行调节,以便在画面中没有可见干扰。在电容C1处总是存在所检测到的电压,并且该电压将反映该AGC放大器的输出电平。所述双比较器10总是具有关于该AGC放大器1的输出电压是太高、太低还是处于中间的信息。这意味着计数器11应当向上、向下计数或者将没有改变。这将是在该上-下计数器的输入端处的时钟信号激活时发生的。本专利技术具有以下的优点系统层级上的解决方案,以便避免在步进式AGC期间的电视画面中的扰动;在垂直同步间隔期间改变步数的灵活性。由于所给出的解决方案,现在有可能将AGC功能集成到IC中以用于调谐器应用。应当注意,上述各实施例说明而不是限制本专利技术,并且在不偏离所附权利要求书的范围的情况下,本领域技术人员能够设计许多替换实施例。在权利要求书中,括号间的附图标记不应被理解成是对权利要求的限制。“包括”一词不排除在权利要求中所列的以外的元件或步骤的存在。元件前面的“一个”不排除多个此类元件的存在。本专利技术可以借助包括若干不同元件的硬件来实现,也可以借助适当编程的计算机来实现。在列举几个装置的设备权利要求中,这些装置中的几个可以具体实现为同一硬件项。在互相不同的从属权利要求中引述某些措施这一事实,并不表示不能够使用这些措施的组合来获益。权利要求1.一种集成调谐器,包括一个步进式AGC放大器(1);以及用于仅在垂直同步间隔期间调节该步进式AGC放大器(1)的装置(7-11)。2.根据权利要求1所述的集成调谐器,其中所述调节装置(7-11)包括一个时钟发生器(7),用于生成时钟脉冲;一个上/下计数器(11),用于生成控制信号以便调节所述步进式AGC放大器(1);用于仅在所述垂直同步间隔期间将所述时钟脉冲传递到所述上/下计数器(11)的装置(8)。本文档来自技高网...

【技术保护点】
一种集成调谐器,包括:一个步进式AGC放大器(1);以及用于仅在垂直同步间隔期间调节该步进式AGC放大器(1)的装置(7-11)。

【技术特征摘要】
【国外来华专利技术】...

【专利技术属性】
技术研发人员:BPJM莫特RP福图恩
申请(专利权)人:皇家飞利浦电子股份有限公司
类型:发明
国别省市:NL[荷兰]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利