驱动具有容性阻抗的器件的驱动方法和装置以及图像拾取装置制造方法及图纸

技术编号:3587515 阅读:200 留言:0更新日期:2012-04-11 18:40
诸如电荷耦合器件这样的三个器件中每个被包括在组成3相谐振电路的三个相位阻抗电路之一中作为具有容性阻抗的器件。驱动电路将逻辑电平0、高阻抗电平或者逻辑电平1应用于相位阻抗电路中的节点Node_A、Node_B和Node_C中的每一个,以引起谐振状态在相位阻抗电路中的顺序转变。在驱动相位阻抗电路的操作中,逻辑电平0、高阻抗电平和逻辑电平1中的任一个被应用于每个节点,以在相位阻抗电路之间维持2π/3的相位差。这样,逻辑电平和逻辑电平相位被以这样一种方式分配给节点,使得逻辑电平在每个与时间点相对应的任何定时处不互相重叠。因此,用于驱动每个具有容性阻抗的器件的驱动装置能够减小功率消耗。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及用于驱动具有容性阻抗的器件的驱动方法、采用该驱动方法的驱动装置、以及用于诸如CCD(电荷耦合器件)之类的器件的驱动电路,CCD是具有容性阻抗的典型器件。更具体地说,本专利技术涉及用于减小驱动时功率消耗的技术。
技术介绍
具有容性阻抗的器件的代表包括图像拾取器件以及在信号处理电路中用作延迟器件的电荷转移器件。 电荷转移器件包括布置于半导体衬底之上、通过绝缘层与该衬底分离开的一组器件。电荷转移器件的阻抗可以通过静电电容来近似。对电荷转移器件进行驱动操作引起以下问题,即在向器件进行电荷充电和从器件进行电荷放电的过程中会消耗大电流。以更高的速度对电荷转移器件进行驱动操作在向器件进行电荷充电和从器件进行电荷放电的过程中会消耗更大的电流。 已经想出各种技术作为该问题的解决方案。(建议读者参考以下文献获得更多信息,例如用作文献1的公开号为Hei 1-303756的日本专利申请早期公开、用作文献2的公开号为Hei 1-303757的日本专利申请早期公开、用作文献3的公开号为Hei 1-303758的日本专利申请早期公开以及用作文献4的公开号为Hei 11-98416的日本专利申本文档来自技高网...

【技术保护点】
一种用于驱动n个器件的驱动方法,所述n个器件中的每个器件被包括在组成n相LC谐振电路的多个相位阻抗电路之一中作为具有容性阻抗的器件,n是至少等于3的整数,其中,逻辑电平0、高阻抗电平或者逻辑电平1中的任一个被应用于所述相位阻抗电路的每个驱动点,使得引起谐振状态在所述相位阻抗电路之间顺序转移。

【技术特征摘要】
【国外来华专利技术】JP 2005-3-30 097358/2005;JP 2005-10-7 294398/20051.一种用于驱动n个器件的驱动方法,所述n个器件中的每个器件被包括在组成n相LC谐振电路的多个相位阻抗电路之一中作为具有容性阻抗的器件,n是至少等于3的整数,其中,逻辑电平0、高阻抗电平或者逻辑电平1中的任一个被应用于所述相位阻抗电路的每个驱动点,使得引起谐振状态在所述相位阻抗电路之间顺序转移。2.根据权利要求1所述的驱动方法,其中,所述逻辑电平0、所述高阻抗电平和所述逻辑电平1中的任一个按照所述相位阻抗电路之间的2π/n相位差被应用于所述驱动点中的每一个。3.根据权利要求1所述的驱动方法,其中,所述具有容性阻抗的n个器件中的每个器件被驱动使得增加所述n相LC谐振电路中的表观功率。4.根据权利要求1所述的驱动方法,其中,所述具有容性阻抗的n个器件中的每个器件被驱动使得允许所述n相LC谐振电路达到接近1的功率因数。5.一种用于驱动n个器件的驱动装置,所述n个器件中的每个器件被包括在组成n相LC谐振电路的相位阻抗电路之一中作为具有容性阻抗的器件,n是至少等于3的整数,所述驱动装置包括驱动电路,所述驱动电路用于生成脉冲信号,以驱动所述相位阻抗电路中的驱动点,使得引起谐振状态在所述相位阻抗电路之间顺序转移。6.一种用于驱动被包括在n相LC谐振电路中的n个器件的驱动装置,所述n个器件中的每个器件是具有容性阻抗的器件,所述驱动装置包括驱动电路,所述驱动电路用于生成脉冲信号,以驱动所述n相LC谐振电路的驱动点,以便设置所述驱动点中的每一个处的逻辑电平0、高阻抗电平或者逻辑电平1中的任一个。7.根据权利要求6所述的驱动装置,其中,所述驱动电路生成脉冲信号,以将逻辑电平0、高阻抗电平或者逻辑电平1中的任一个应用于在所述n相LC谐振电路中所使用的相位阻抗电路的每个驱动点,使得引起谐振状态在所述相位阻抗电路之间顺序转移。8.根据权利要求5至7中的任何一个所述的驱动装置,其中,所述脉冲信号被生成为用于驱动所述驱动点以在所述相位阻抗电路之间维持2π/n相位差的信号。9.根据权利要求7所述的驱动装置,其中,通过在所述逻辑电平0和所述逻辑电平1之间建立所述高阻抗电平,所述逻辑电平0被改变到所述逻辑电平1,而通过在所述逻辑电平1和所述逻辑电平0之间建立所述高阻抗电平,所述所述逻辑电平1被改变到所述逻辑电平0。10.根据权利要求7所述的驱动装置,其中,通过从向每个所述驱动点提供所述逻辑电平0或者逻辑电平1的第一阶段转变为向每个所述驱动点提供所述逻辑电平0、所述高阻抗电平或者所述逻辑电平1的稳态阶段来驱动所述每个具有容性阻抗的n个器件。11.根据权利要求10所述的驱动装置,其中,从所述第一阶段到所述稳态阶段的所述转换是通过以下步骤进行的通过在所述逻辑电平0和所述逻辑电平1之间建立所述高阻抗电平而将所述逻辑电平0改变为所述逻辑电平1,并且通过在所述逻辑电平1和所述逻辑电平0之间建立所述高阻抗电平而将所述逻辑电平1改变为所述逻辑电平0;以及逐渐地增加所述高阻抗电平的时段。12.根据权利要求10所述的驱动装置...

【专利技术属性】
技术研发人员:绢笠幸久濑上雅博广田功
申请(专利权)人:索尼株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1