【技术实现步骤摘要】
基于分频加速的相位追踪环路和方法及电子设备
[0001]本专利技术涉及基于分频加速的相位追踪环路和方法及电子设备。
技术介绍
[0002]在无线通信领域,有时候需要针对接收到的信号进行相位追踪。例如,在近场通信(NFC)场景,由于采用的是幅度调制,因此读卡器需要追踪从NFC卡片读取的信号的相位,当二者的相位差较大时,可能造成幅度信息丢失。读卡器从NFC卡片读取的信号来自NFC卡片进行负载调制产生的信号,NFC卡片一般可采用无源负载调制(PLM)和有源负载调制(ALM)两种方案之一。当采用无源负载调制方案时,由于NFC卡片完全依赖于读卡器提供的射频信号来产生被动读取信号,因此不存在相位差异,但是所产生的被动读取信号的能量较小,通信距离受到限制,而且容易受到干扰。当采用有源负载调制方案时,处于卡模拟角色的NFC装置(例如手机)可以模拟负载调制过程,主动发射与读卡器装置相位一致的载波信号。有源负载调制方案能够提供更大的信号功率和更好的抗干扰特性,但是由于NFC装置主动发射的载波信号与读卡器信号不同源,因此可能存在相位偏差问题。r/>
技术实现思路
<本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种相位追踪环路,包括:分频器,用于对时钟信号进行分频处理以获得载波信号;鉴相器,用于比较所述载波信号和参考时钟信号的相位,以生成相位指示信号;分频比控制模块,用于基于所述相位指示信号来调整所述分频器的分频比;以及相位调谐模块,用于基于所述相位指示信号来调整所述时钟信号的相位。2.如权利要求1所述的相位追踪环路,其中,所述鉴相器是二进制鉴相器,当所述载波信号的相位比所述参考时钟信号的相位超前时,所述二进制鉴相器输出第一指示信号,当所述载波信号的相位比所述参考时钟信号的相位滞后时,所述二进制鉴相器输出第二指示信号。3.如权利要求1所述的相位追踪环路,其中,所述分频比控制模块包括:动态检测调整单元,用于检测所述鉴相器生成的相位指示信号,并且生成分频比调整信号;以及分频比控制单元,用于基于所述分频比调整信号来控制所述分频器的分频比。4.如权利要求3所述的相位追踪环路,其中,当所述相位指示信号指示所述载波信号的相位比所述参考时钟信号的相位更超前或者更滞后并且持续预定周期时,所述动态检测调整单元生成第一分频比调整信号,所述分频比控制单元响应于所述第一分频比调整信号提高所述分频器的分频档位,直到达到最高档位,当所述相位指示信号指示所述载波信号的相位在比所述参考时钟信号的相位更超前和更滞后之间跳变并且所述跳变达到预定次数时,所述动态检测调整单元生成第二分频比调整信号,所述分频比控制单元响应于所述第二分频比调整信号降低所述分频器的分频档位,直到达到基础档位,所述分频器具有所述基础档位以及至少一个更高档位,所述基础档位具有基础分频比N,所述更高档位具有更高分频比N+x或者更低分频比N
‑
x,N为预设的正整数,x为比N更小的正整数并且档位越高,x的值越大,当所述相位指示信号指示所述载波信号的相位比所述参考时钟信号的相位更超前时,所述更高档位具有所述更高分频比N+x,当所述相位指示信号指示所述载波信号的相位比所述参考时钟信号的相位更滞后时,所述更高档位具有所述更低分频比N
‑
x。5.如权利要求4所述的相位追踪环路,其中,所述基础分频比N使得所述载波信号的频率等于所述参考时钟信号的频率。6.如权利要求4所述的相位追踪环路,其中,所述相位调谐模块包括:数字环路滤波器,用于基于所述相位指示信号来生成选择指示信号;以及多相时钟选择单元,用于基于所述选择指示信号从多相时钟信号中选择一个时钟信号。7.如权利要求6所述的相位追踪环路,其中,所述多相时钟信号包括M个不同相位的时钟信号,M是大于一的整数,所述数字环路滤波器生成的选择指示信号表示M个索引值中的一个,以指示所述多相时钟选择单元从所述M个不同相位的时钟信号中选择一个对应的时钟信号。8.如权利要求6所述的相位追踪环路,其中,当所述鉴相器生成的相位指示信号指示所述载波信号的相位比所述参考时钟信号的相位超前并且持续预定周期时,所述数字环路滤
波器生成的选择指示信号指示所述多相时钟选择单元从所述多相时钟信号中选择一个比当前选择的时钟信号相位更滞后的时钟信号,当所述鉴相器生成的相位指示信号指示所述载波信号的相位比所述参考时钟信号的相位滞后并且持续预定周期时,所述数字环路滤波器生成的选择指示信号指示所述多相时钟选择单元从所述多相时钟信号中选择一个比当前选择的时钟信号相位更超前的时钟信号。9.如权利要求6所述的相位追踪环路,其中,所述数字环路滤波器包括:比例路径,用于生成与所述相位指示信号成第一比例的第一比例信号;积分路径,用于生成与所述相位指示信号成第二比例的第二比例信号,并且对所述第二比例信号进行积分处理以生成积分信号;加法器,用于对所述第一比例信号和所述积分信号进行加法运算,以输出二者的和值;以及取余单元,用于对从所述加法器接收到的所述和值关于预定值进行取余运算,以生成表示余数的所述选择指示信号。10.如权利要求9所述的相位追踪环路,其中,所述预定值等于所述多相时钟信号中包括的具有不同相位的时钟信号的个数。11.如权利要求9所述的相位追踪环路,其中,所述数字环路滤波器还包括以下中的至少一个:设置在所述比例路径中的第一比例调节单元,用于调节所述第一比例;以及设置在所述积分路径中的第二比例调节单元,用于调节所述第二比例。12.如权利要求11所述的相位追踪环路,其中,所述第一比例调节单元和所述第二比例调节单元使用相同的调节系数对所述第一比例和所述第二比例进行等比调节。13.如权利要求11所述的相位追踪环路,还包括:系数控制单元,用于控制对所述第一比例和所述第二比例中的至少一个进行调节的调节系数,其中,当所述相位指示信号指示所述载波信号的相位比所述参考时钟信号的相位更超前或者更滞后并且持续预定周期时,所述动态检测调整单元生成第一系数调整信号,所述系数控制单元响应于所述第一系数调整信号提高所述调节系数以增大所述第一比例和所述第二比例中的所述至少一个,直到达到最大比例,当所述相位指示信号指示所述载波信号的相位在比所述参考时钟信号的相位更超前和更滞后之间跳变并且所...
【专利技术属性】
技术研发人员:刘览琦,把傲,柯毅,刘德珩,
申请(专利权)人:武汉市聚芯微电子有限责任公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。