【技术实现步骤摘要】
一种DP视频信号时序恢复装置及其工作方法
[0001]本专利技术涉及DP视频信号时序恢复
,具体涉及一种DP视频信号时序恢复装置及其工作方法。
技术介绍
[0002]DP(Display Port)是一种高清数字显示协议接口,常用来连接电脑与显示设备,DP接口支持通过FreeSync技术解决计算处理器与显示设备的沟通问题,动态调整视频信号的帧刷新频率,可以解决显示画面撕裂现象。因为DP接口是依赖数据包化数据传输的显示通信端口,传统的视频接口转换中为了实现Timing的完整还原,为了支持FreeSync需要基于Frame Buffer缓冲的方式,此方式实现成本高,且对视频信号的处理延迟大于一帧画面,无法做到低延迟显示的目的。
技术实现思路
[0003]本专利技术的目的是针对现有技术存在的不足,提供一种DP视频信号时序恢复装置及其工作方法。
[0004]为实现上述目的,在第一方面,本专利技术提供了一种DP视频信号时序恢复装置,包括DP接收解码模块、视频数据缓存模块、双口先入先出模块、存储控制模块、时 ...
【技术保护点】
【技术特征摘要】
1.一种DP视频信号时序恢复装置,其特征在于,包括DP接收解码模块、视频数据缓存模块、双口先入先出模块、存储控制模块、时钟恢复控制模块、锁相环模块和视频时序产生模块;所述DP接收解码模块用以接收DP信号源发送的DP视频信号和DP辅助信号,并对所述DP视频信号和DP辅助信号进解析,以获得并输出视频像素、视频像素有效信号、视频数据信息、控制信息和DP链路时钟;所述视频数据缓存模块与DP接收解码模块、存储控制模块和双口先入先出模块分别连接,用以在存储控制模块控制下缓存DP接收解码模块输出的视频像素,并将视频像素发送至双口先入先出模块;所述双口先入先出模块与存储控制模块和视频时序产生模块分别连接,用以在存储控制模块的写控制下接收视频数据缓存模块发送的视频像素,并在视频时序产生模块的读控制下输出视频像素信号给后级电路;所述存储控制模块与DP接收解码模块和视频时序产生模块分别连接,用以接收DP接收解码模块输出的视频像素有效信号和视频时序产生模块输出的有效选通信号DE,并根据视频像素有效信号产生用于控制视频数据缓存模块的控制信号,且根据有效选通信号DE生成用于控制双口先入先出模块的写控制信号;所述时钟恢复控制模块与DP接收解码模块、视频数据缓存模块、双口先入先出模块和锁相环模块分别连接,用以接收DP接收解码模块输出的视频数据信息、双口先入先出模块输出的状态信息以及视频数据缓存模块输出的状态信息,并根据视频数据信息、双口先入先出模块的状态信息和视频数据缓存模块的状态信息产生控制锁相环模块的控制信号;所述锁相环模块与DP接收解码模块、视频时序产生模块和双口先入先出模块分别连接,用以接收DP接收解码模块输出的DP链路时钟,并将所述DP链路时钟作为参考,且在时钟恢复控制模块的控制下生成恢复视频时钟,所述锁相环模块将恢复视频时钟输出至双口先入先出模块和视频时序产生模块以及后级电路;所述视频时序产生模块与DP接收解码模块连接,用以接收DP接收解码模块输出的控制信息,并根据所述控制信息和锁相环模块输出的视频时钟产生有效选通信号DE、场同步信号VSYNC和行同步信号HSYNC给后级电路,并输出读控制信号给双口先入先出模块。2.如权利要求1所述的一种DP视频信号时序恢复装置的工作方法,其特征在于,包括以下步骤:步骤1、DP接收解码模块对接收的DP视频信号和DP辅助信号进行解析,以获得视频像素、视频像素有效信号、视频数据信息、控制信息和DP链路时钟;步骤2、锁相环模块根据DP接收解码模块解析出的DP链路时钟和控制信息生成初始视频时钟;步骤3、所述视频时序产生模块根据所述控制信息检测所述DP信号源输出的是否为FreeSync信号,若为 FreeSync信号,则参考所述控制信息生成Timing信息,所述Timing信息包括行同步信号宽度HSync_Width、行同步到行有效像素的距离HSync_Start、场同步信号宽度VSync_Width、场同步信号到场有效行的距离VSync_Start、一行视频信号的有效像素宽度H_Active、一场视频信号的有效行数目V_Active;步骤4、存储控制模块在检测到一帧视频数据的第一个视频像素有效信号后,触发视频...
【专利技术属性】
技术研发人员:姜韬,李天将,
申请(专利权)人:基石酷联微电子技术北京有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。