【技术实现步骤摘要】
动态比较器
[0001]本专利技术实施例通常涉及比较器技术,以及更具体地,涉及一种具有更高增益的动态比较器。
技术介绍
[0002]许多应用需要高速且低噪声的比较器,例如,高速和高分辨率逐次逼近寄存器模拟至数字转换器(successive
‑
approximation register analog
‑
to
‑
digital converter,SAR ADC)。出于高速考虑,两级动态比较器被广泛使用,因为它可以工作在低电源电压下。
[0003]传统的两级动态比较器包括放大器和锁存器,其中,放大器用于放大输入信号以产生输出信号,锁存器用于存储放大器的输出信号。动态比较器分两个阶段工作,即放大阶段(amplification phase)和重置阶段(reset phase)。在放大阶段,放大器像积分器一样对输入信号进行积分,然而,放大器的增益因放大器的输入对的跨导而受到限制,受限制的增益会降低噪声性能。因此,如何提供具有较高(higher)增益的动态比较器是一个重要 ...
【技术保护点】
【技术特征摘要】
1.一种动态比较器,其特征在于,该动态比较器包括动态放大器和锁存电路,该动态放大器包括:第一输入对,被配置为接收输入信号,以在输出端产生放大信号;电流源,耦接在该第一输入对与第一参考电压之间;以及增益提升电路,耦接在该第一输入对和第二参考电压之间,被配置为接收该输入信号,以选择性地向该输出端注入电流或者选择性地从该输出端汲取电流;其中,该锁存电路耦接该动态放大器,被配置为接收该放大信号,以产生输出信号。2.如权利要求1所述的动态比较器,其特征在于,该输入信号为差分输入信号,该放大信号为在第一输出端和第二输出端产生的差分放大信号,该第一输入对包括第一晶体管和第二晶体管,以及,该增益提升电路包括第三晶体管和第四晶体管,该第三晶体管经由该第一输出端耦接到该第一晶体管,该第四晶体管经由该第二输出端耦接到该第二晶体管,其中,该差分输入信号被输入至该第一晶体管、该第二晶体管、该第三晶体管和该第四晶体管的栅极。3.如权利要求2所述的动态比较器,其特征在于,该第一晶体管和该第二晶体管为N型晶体管,该第三晶体管和该第四晶体管为P型晶体管。4.如权利要求2所述的动态比较器,其特征在于,该第一晶体管和该第二晶体管为P型晶体管,以及,该第三晶体管和该第四晶体管为N型晶体管。5.如权利要求2所述的动态比较器,其特征在于,该增益提升电路还包括第五晶体管和第六晶体管,该第五晶体管耦接在该第三晶体管和该第二参考电压之间,该第六晶体管耦接在该第四晶体管和该第二参考电压之间;以及,该电流源受第一时钟信号控制,该第五晶体管和该第六晶体管受第二时钟信号控制。6.如权利要求5所述的动态比较器,其特征在于,该动态比较器还包括:逻辑电路,被配置为接收该第一时钟信号和该输出信号,以产生该第二时钟信号。7.如权利要求6所述的动态比较器,其特征在于,该逻辑电路被配置为在该动态放大器的放大阶段的一部分的期间产生该第二时钟信号以启用该第五晶体管和该第六晶体管,以及,该逻辑电路还被配置为在该锁存电路成功产生该输出信号时产生该第二时钟信号以禁用该第五晶体管和该第六晶体管。8.如权利要求6所述的动态比较器,其特征在于,该逻辑电路包括与非门。9.如权利要求5所述的动态比较器,其特征在于,该动态比较器还包括:逻辑电路,被配置为接收该第一时钟信号和该放大信号以产生该第二时钟信号,其中,该逻辑电路被配置为在该动态放大器的放大阶段的一部分的期间产生该第二时钟信号以启用该第五晶体管和该第六晶体管,以及,该逻辑电路还被配置为在该锁存电路成功产生该输出信号时产生该第二时钟信号以禁用该第五晶体管和该第六晶体管。10.如权利要求2所述的动态比较器,其特征在于,该第一...
【专利技术属性】
技术研发人员:陈品文,
申请(专利权)人:联发科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。