智能LED制作的全彩时钟制造技术

技术编号:35627539 阅读:28 留言:0更新日期:2022-11-16 16:12
本实用新型专利技术属于时钟技术领域,尤其是一种智能LED制作的全彩时钟,针对现有的时钟一般功能较为的单一,不具备观赏性的问题,现提出如下方案,其包括电源VCC,所述电源VCC的一端连接有开关S1的一端,开关S1的另一端连接有电阻R2的一端和发光二极管VD1的一端,电阻R2的另一端连接有电阻R1、晶振Y1和电容C2的一端,发光二极管VD1的另一端与电阻R1、晶振Y1和电容C2的另一端连接,电容C1和电容C2的另一端均接地,本实用新型专利技术通过将LED与时钟相结合,使得时钟具备较为炫彩的灯光展示功能,增添了时钟的观赏性和趣味性。的观赏性和趣味性。的观赏性和趣味性。

【技术实现步骤摘要】
智能LED制作的全彩时钟


[0001]本技术涉及时钟
,尤其涉及一种智能LED制作的全彩时钟。

技术介绍

[0002]钟表是一种计时的装置,也是计量和指示时间的精密仪器,随着时代的进步,现在的时钟已经从机械结构的形式演变为电子电路的形式;
[0003]现有的时钟一般功能较为的单一,不具备观赏性。

技术实现思路

[0004]本技术的目的是为了解决现有的时钟一般功能较为的单一,不具备观赏性的缺点,而提出的智能LED制作的全彩时钟。
[0005]为了实现上述目的,本技术采用了如下技术方案:
[0006]智能LED制作的全彩时钟,包括电源VCC,所述电源VCC的一端连接有开关S1的一端,开关S1的另一端连接有电阻R2的一端和发光二极管VD1的一端,电阻R2的另一端连接有电阻R1、晶振Y1和电容C2的一端,发光二极管VD1的另一端与电阻R1、晶振Y1和电容C2的另一端连接,电容C1和电容C2的另一端均接地。
[0007]优选的,所述电容C1的电容值是30pF。
[0008]优选的,所述电容C1的电容值是35pF。
[0009]优选的,所述电阻R1的电阻值是10K。
[0010]优选的,所述电阻R2的电阻值是20K。
[0011]与现有技术相比,本技术的优点在于:
[0012]本技术通过将LED与时钟相结合,使得时钟具备较为炫彩的灯光展示功能,增添了时钟的观赏性和趣味性。
附图说明
[0013]图1为本技术提出的智能LED制作的全彩时钟的电路原理图。
具体实施方式
[0014]下面将结合本实施例中的附图,对本实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实施例一部分实施例,而不是全部的实施例。
[0015]参照图1,智能LED制作的全彩时钟,包括电源VCC,电源VCC的一端连接有开关S1的一端,开关S1的另一端连接有电阻R2的一端和发光二极管VD1的一端,电阻R2的另一端连接有电阻R1、晶振Y1和电容C2的一端,发光二极管VD1的另一端与电阻R1、晶振Y1和电容C2的另一端连接,电容C1和电容C2的另一端均接地。
[0016]本实施例中,电容C1的电容值是30pF。
[0017]本实施例中,电容C1的电容值是35pF。
[0018]本实施例中,电阻R1的电阻值是10K。
[0019]本实施例中,电阻R2的电阻值是20K。
[0020]本实施例中,接通电源VCC后,打开开关S1,使得电流流经发光二极管VD1,再从发光二极管VD1流经电阻1、电容C1和晶振Y1,电流从电容C1流出后再流经电容C2,再经过电阻R1、电容C2和晶振Y1流经电阻R2和开关S1回到电源VCC形成电流回路,发光二极管VD1可以发出炫彩的灯光,提升始终的趣味性。
[0021]以上所述,仅为本实施例较佳的具体实施方式,但本实施例的保护范围并不局限于此,任何熟悉本
的技术人员在本实施例揭露的技术范围内,根据本实施例的技术方案及其技术构思加以等同替换或改变,都应涵盖在本实施例的保护范围之内。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.智能LED制作的全彩时钟,包括电源VCC,其特征在于,所述电源VCC的一端连接有开关S1的一端,开关S1的另一端连接有电阻R2的一端和发光二极管VD1的一端,电阻R2的另一端连接有电阻R1、晶振Y1和电容C2的一端,发光二极管VD1的另一端与电阻R1、晶振Y1和电容C2的另一端连接,电容C1和电容C2的另一端均接地。2.根据权利要求1所述的智能LE...

【专利技术属性】
技术研发人员:毛湘秦陈晓东
申请(专利权)人:深圳市合涟聚电子科技有限责任公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1