改善存储器装置与控制器之间的通信的设备、系统和方法制造方法及图纸

技术编号:35432861 阅读:44 留言:0更新日期:2022-11-03 11:38
提供一种改善存储器装置与控制器之间的通信的设备、系统和方法。一种数据通信设备包括:收发机,该收发机联接到数据路径并且被配置为通过数据路径发送或接收数据;以及中断电路,该中断电路联接到对应于数据路径的中断路径并且被配置为确定是否允许任何设备占用数据路径。中断电路响应于用于通过收发机发送或接收数据的激活信号而产生用于防止另一设备接入数据路径的中断信号。接入数据路径的中断信号。接入数据路径的中断信号。

【技术实现步骤摘要】
改善存储器装置与控制器之间的通信的设备、系统和方法


[0001]所公开技术的实施方式涉及一种存储器系统或用于执行数据通信的系统。

技术介绍

[0002]近来,计算环境范式正在向普适计算转变,其使得计算能够随时随地出现。最近对普适计算的使用的增加导致了便携式电子装置(例如,移动电话、数码相机、笔记本电脑等)的使用的增加。这种便携式电子装置可以使用或包括具有至少一个存储器装置作为其数据存储介质的存储器系统。存储器系统可以是数据存储装置,其能够用作便携式电子装置的主存储装置或辅助存储装置。
[0003]这种基于半导体的数据存储装置提供了优于传统硬盘驱动器的优点,因为半导体存储器装置没有机械移动部件(例如,机械臂),并且因此提供了优异的稳定性和耐用性、高数据速率和低功耗。基于半导体的数据存储装置的示例包括通用串行总线(USB)存储器装置、具有各种接口的存储卡以及固态驱动器(SSD)。

技术实现思路

[0004]所公开技术可以在一些实施方式中实现,以提供用于改进存储器系统的数据输入/输出操作的数据通信设备、存储器系统和方法。...

【技术保护点】

【技术特征摘要】
1.一种数据通信设备,所述数据通信设备包括:收发机,所述收发机联接到数据路径,并且通过所述数据路径发送或接收数据;以及中断电路,所述中断电路联接到对应于所述数据路径的中断路径,并且确定是否允许任何设备占用所述数据路径,其中,所述中断电路响应于用于通过所述收发机发送或接收所述数据的激活信号而产生用于防止另一设备接入所述数据路径的中断信号。2.根据权利要求1所述的数据通信设备,其中,所述中断电路在经由所述中断路径接收到另一中断信号时禁用所述收发机。3.根据权利要求2所述的数据通信设备,所述数据通信设备还包括:存储器组,所述存储器组联接到所述数据路径,所述存储器组包括存储所述数据的多个易失性存储器单元或多个非易失性存储器单元。4.根据权利要求1所述的数据通信设备,其中,在响应于所述激活信号而产生所述中断信号之后,所述中断电路产生用于激活所述收发机的控制信号。5.根据权利要求4所述的数据通信设备,其中,所述收发机包括基于所述控制信号而发送或接收所述数据的三态缓冲器。6.根据权利要求2所述的数据通信设备,其中,所述数据路径和所述中断路径由包括所述数据通信设备和所述另一设备的多个设备共享,并且其中,所述另一中断信号由所述多个设备中的除所述数据通信设备外的任何设备产生。7.一种系统,所述系统包括:数据路径,所述数据路径由多个收发机共享,并且传送从所述多个收发机中的一个收发机传输到另一个收发机的数据;以及中断路径,所述中断路径由多个中断电路共享,并且传送用于中断对与所述中断路径相对应的所述数据路径的接入的中断信号,其中,所述多个中断电路中的第一中断电路产生中断信号,该中断信号在对应于所述第一中断电路的第一收发机经由所述数据路径发送数据之前通过所述中断路径发送以中断所述多个收发机的接入。8.根据权利要求7所述的系统,所述系统还包括:多个存储器芯片,每个存储器芯片包括易失性存储器单元阵列或非易失性存储器单元阵列中的至少一者;以及控制器,所述控制器控制在所述多个存储器芯片中执行的数据输入/输出操作,其中,所述多个存储器芯片中的每一个包括所述多个收发机中的一个和所述多个中断电路中的一个,并且其中,所述数据路径包括将所述控制器联接到所述多个存储器芯片的至少一个信道。9.根据权利要求7所述的系统,其中,所述第一中断电路在经由所述中断路径接收...

【专利技术属性】
技术研发人员:朴圭泰
申请(专利权)人:爱思开海力士有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1