驱动电路和电子装置制造方法及图纸

技术编号:35305931 阅读:7 留言:0更新日期:2022-10-22 12:56
一种驱动电路和电子装置。该驱动电路包括字线译码电路、电源译码电路和字线组驱动电路。字线译码电路配置为根据输入的地址信号进行译码并输出电源选择信号和字线组选择信号;电源译码电路包括Y个电源译码子单元,且配置为根据电源选择信号在Y个电源译码子单元中选择目标电源译码子单元以输出字线操作电压;字线组驱动电路包括X个字线组驱动单元,其中,每个字线组驱动单元包括多个字线驱动子单元,每个字线驱动子单元输出一路字线驱动信号,且字线组驱动电路配置为根据字线组选择信号在X个字线组驱动单元中选择目标字线组驱动单元,将电源译码电路输出的字线操作电压提供给目标字线组驱动单元中的目标字线驱动子单元。字线组驱动单元中的目标字线驱动子单元。字线组驱动单元中的目标字线驱动子单元。

【技术实现步骤摘要】
驱动电路和电子装置


[0001]本公开的实施例涉及一种驱动电路和电子装置。

技术介绍

[0002]存储器阵列是使用半导体元件存储数据的电路。存储器阵列通常包括多个排成阵列的存储单元,该多个存储单元分别与相互平行的位线、相互平行的源线以及与位线垂直且绝缘的相互平行的字线连接,通过字线和位线(及源线)相互交叉的方式可以定位到存储器阵列中的某个存储单元。为了选取所需的存储单元,需要向字线提供足够的驱动电压,字线通常连接存储单元中的开关元件(例如晶体管)的栅极,以开启或关闭存储单元。由于存储单元中作为开关元件的晶体管的栅极处的电容较大,负载较重,较难被驱动,所以存储器的字线往往需要具有较强驱动能力的驱动电路,驱动电路的驱动能力也关系着存储器的读写速度。
[0003]字线的驱动电路通常分为字线译码电路和字线阵列驱动电路。字线译码电路根据输入的字线地址信号选中对应的字线;字线阵列驱动电路在字线被选中时,将操作电压施加到字线上,在字线未被选中时,将字线接到零电位。

技术实现思路

[0004]本公开至少一实施例提供一种驱动电路,该驱动电路包括:字线译码电路,配置为根据输入的地址信号进行译码并输出电源选择信号和字线组选择信号;电源译码电路,包括Y个电源译码子单元,且配置为根据所述电源选择信号在所述Y个电源译码子单元中选择目标电源译码子单元以输出字线操作电压;以及字线组驱动电路,包括X个字线组驱动单元,其中,每个所述字线组驱动单元包括多个字线驱动子单元,每个所述字线驱动子单元输出一路字线驱动信号,且所述字线组驱动电路配置为根据所述字线组选择信号在所述X个字线组驱动单元中选择目标字线组驱动单元,将所述电源译码电路输出的所述字线操作电压提供给所述目标字线组驱动单元中的目标字线驱动子单元,其中,X和Y为大于1的整数。
[0005]例如,在本公开至少一实施例提供的驱动电路中,每个所述字线组驱动单元包括Y个字线驱动子单元,每个所述字线组驱动单元中的所述Y个字线驱动子单元分别与所述Y个电源译码子单元一一对应连接,以使得所述Y个电源译码子单元输出的所述字线操作电压被分别提供给所述Y个字线驱动子单元。
[0006]例如,在本公开至少一实施例提供的驱动电路中,每个所述字线组驱动单元还包括电连接的电平转换电路和第一反相器,其中,所述电平转换电路与所述字线译码电路连接,且配置为将所述字线组选择信号电平转换后提供给所述第一反相器,所述第一反相器将电平转换后的字线组选择信号进行反相后,再提供给所述字线组驱动单元的所述多个字线驱动子单元。
[0007]例如,在本公开至少一实施例提供的驱动电路中,每个所述字线组驱动单元中的所述多个字线驱动子单元通过同一导线接收同一个所述字线组选择信号。
[0008]例如,在本公开至少一实施例提供的驱动电路中,每个所述字线驱动子单元包括第一上拉电路、第一下拉电路和字线输出端,其中,所述字线输出端连接对应的字线;所述第一上拉电路与所述电源译码电路的输出端和所述字线输出端连接,且配置为接收所述字线组选择信号,并根据所述字线组选择信号确定是否使用对应的所述电源译码子单元输出的所述字线操作电压上拉所述字线输出端的电压;所述第一下拉电路与下拉电源电压端和所述字线输出端连接,且配置为接收所述字线组选择信号,并根据所述字线组选择信号确定是否使用所述下拉电源电压端的电压下拉所述字线输出端的电压。
[0009]例如,在本公开至少一实施例提供的驱动电路中,所述第一上拉电路包括第一晶体管、第二晶体管和第二反相器,所述第一晶体管的栅极连接到所述第二反相器的第一端并接收所述字线组选择信号,所述第二晶体管的栅极与所述第二反相器的第二端连接以接收反相后的字线组选择信号,所述第一晶体管的第一极和所述第二晶体管的第二极连接,并一同连接到所述电源译码电路的输出端,所述第一晶体管的第二极与所述第二晶体管的第一极连接,并一同连接到所述字线输出端;所述第一下拉电路包括第三晶体管,所述第三晶体管的栅极连接到所述第二反相器的第一端并接收所述字线组选择信号,所述第三晶体管的第一极连接到所述下拉电源电压端,所述第三晶体管的第二极连接到所述字线输出端。
[0010]例如,在本公开至少一实施例提供的驱动电路中,所述电源译码子单元包括第一驱动电路、第二驱动电路、控制电路和电源输出端,其中,所述第一驱动电路与第一电源端和第二电源端连接,且配置为根据所述电源选择信号提供第一操作电压;所述第二驱动电路与第三电源端和第四电源端连接,且配置为根据所述电源选择信号提供第二操作电压;所述控制电路配置为根据读写控制信号选择在所述电源输出端输出所述第一操作电压或所述第二操作电压,所述第一操作电压和所述第二操作电压不同。
[0011]例如,在本公开至少一实施例提供的驱动电路中,所述控制电路连接在所述第一驱动电路和所述电源输出端之间,配置为根据所述读写控制信号控制所述第一驱动电路是否连接到所述电源输出端。
[0012]例如,在本公开至少一实施例提供的驱动电路中,所述第一驱动电路所需要的开启电压小于所述第二驱动电路所需要的开启电压。
[0013]例如,在本公开至少一实施例提供的驱动电路中,所述第一驱动电路输出的所述第一操作电压小于所述第二驱动电路输出的所述第二操作电压。
[0014]例如,在本公开至少一实施例提供的驱动电路中,所述第一驱动电路包括上拉晶体管和下拉晶体管,所述上拉晶体管的栅极与所述下拉晶体管的栅极连接,并接收所述电源选择信号,所述上拉晶体管的第一极与所述第一电源端连接,所述下拉晶体管的第一极与所述第二电源端连接,所述上拉晶体管的第二极和所述下拉晶体管的第二极连接,并一同连接到所述电源输出端。
[0015]例如,在本公开至少一实施例提供的驱动电路中,所述第二驱动电路包括第二上拉电路和第二下拉电路,其中,所述第二上拉电路设置在所述第三电源端和所述电源输出端之间,且配置为接收第一选择信号并根据所述第一选择信号以确定是否使用所述第三电源端的电压上拉所述电源输出端的电压;所述第二下拉电路设置在所述第四电源端和所述电源输出端之间,且配置为接收第二选择信号并根据所述第二选择信号以确定是否使用所
述第四电源端的电压下拉所述电源输出端的电压。
[0016]例如,在本公开至少一实施例提供的驱动电路中,所述第二上拉电路包括第四晶体管、第五晶体管和第三反相器,所述第四晶体管的栅极与所述第三反相器的第一端连接,并接收所述第一选择信号,所述第五晶体管的栅极与所述第三反相器的第二端连接以接收反相的第一选择信号,所述第四晶体管的第一极和所述第五晶体管的第二极连接,并一同连接到所述第三电源端,所述第四晶体管的第二极与所述第五晶体管的第一极连接,并一同连接到所述电源输出端;所述第二下拉电路包括第六晶体管,所述第六晶体管的栅极接收所述第二选择信号,所述第六晶体管的第一极连接到所述第四电源端,所述第六晶体管的第二极连接到所述电源输出端。
[0017]例如,在本公开至少一实施例提供的驱动电路中,所述第一选择信号和所述第二选择信号是同一个选本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种驱动电路,包括:字线译码电路,配置为根据输入的地址信号进行译码并输出电源选择信号和字线组选择信号;电源译码电路,包括Y个电源译码子单元,且配置为根据所述电源选择信号在所述Y个电源译码子单元中选择目标电源译码子单元以输出字线操作电压;以及字线组驱动电路,包括X个字线组驱动单元,其中,每个所述字线组驱动单元包括多个字线驱动子单元,每个所述字线驱动子单元输出一路字线驱动信号,且所述字线组驱动电路配置为根据所述字线组选择信号在所述X个字线组驱动单元中选择目标字线组驱动单元,将所述电源译码电路输出的所述字线操作电压提供给所述目标字线组驱动单元中的目标字线驱动子单元,其中,X和Y为大于1的整数。2.根据权利要求1所述的驱动电路,其中,每个所述字线组驱动单元包括Y个字线驱动子单元,每个所述字线组驱动单元中的所述Y个字线驱动子单元分别与所述Y个电源译码子单元一一对应连接,以使得所述Y个电源译码子单元输出的所述字线操作电压被分别提供给所述Y个字线驱动子单元。3.根据权利要求1所述的驱动电路,其中,每个所述字线组驱动单元还包括电连接的电平转换电路和第一反相器,其中,所述电平转换电路与所述字线译码电路连接,且配置为将所述字线组选择信号电平转换后提供给所述第一反相器,所述第一反相器将电平转换后的字线组选择信号进行反相后,再提供给所述字线组驱动单元的所述多个字线驱动子单元。4.根据权利要求3所述的驱动电路,其中,每个所述字线组驱动单元中的所述多个字线驱动子单元通过同一导线接收同一个所述字线组选择信号。5.根据权利要求3所述的驱动电路,其中,每个所述字线驱动子单元包括第一上拉电路、第一下拉电路和字线输出端,其中,所述字线输出端连接对应的字线;所述第一上拉电路与所述电源译码电路的输出端和所述字线输出端连接,且配置为接收所述字线组选择信号,并根据所述字线组选择信号确定是否使用对应的所述电源译码子单元输出的所述字线操作电压上拉所述字线输出端的电压;所述第一下拉电路与下拉电源电压端和所述字线输出端连接,且配置为接收所述字线组选择信号,并根据所述字线组选择信号确定是否使用所述下拉电源电压端的电压下拉所述字线输出端的电压。6.根据权利要求5所述的驱动电路,其中,所述第一上拉电路包括第一晶体管、第二晶体管和第二反相器,所述第一晶体管的栅极连接到所述第二反相器的第一端并接收所述字线组选择信号,所述第二晶体管的栅极与所述第二反相器的第二端连接以接收反相后的字线组选择信号,所述第一晶体管的第一极和所述第二晶体管的第二极连接,并一同连接到所述电源译码电路的输出端,所述第一晶体管的第二极与所述第二晶体管的第一极连接,并一同连接到所述字线输出端;所述第一下拉电路包括第三晶体管,所述第三晶体管的栅极连接到所述第二反相器的第一端并接收所述字线组选择信号,所述第三晶体管的第一极连接到所述下拉电源电压端,所述第三晶体管的第二极连接到所述字线输出端。
7.根据权利要求1所述的驱动电路,其中,所述电源译码子单元包括第一驱动电路、第二驱动电路、控制电路和电源输出端,其中,所述第一驱...

【专利技术属性】
技术研发人员:何源马向超王坤
申请(专利权)人:北京新忆科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1