一种服务器插槽链路适配方法及系统技术方案

技术编号:35280839 阅读:13 留言:0更新日期:2022-10-22 12:23
本发明专利技术提供一种服务器插槽链路适配方法及系统,所述服务器插槽链路适配方法包括CPU主控模块、链路切换模块、第一插槽和第二插槽,所述CPU主控模块的高8对链路与所述第一插槽的高8对链路直接连接,所述CPU主控模块的低8对链路经过所述链路切换模块分别连接至所述第一插槽的低8对链路和第二插槽的低8对链路;并包括:步骤S1,周期性轮询所述CPU主控模块的在位信号PRSNT,所述在位信号PRSNT用于指示所述第二插槽是否插入,以便通过所述链路切换模块实现所述CPU主控模块的链路切换和控制。本发明专利技术能够在不增加物理槽位数量的基础上,最大程度地适配多业务场景,并且还有效提高了其灵活程度和产品的稳定可靠性能。活程度和产品的稳定可靠性能。

【技术实现步骤摘要】
一种服务器插槽链路适配方法及系统


[0001]本专利技术涉及一种插槽配置方法,尤其涉及一种服务器插槽链路适配方法,并涉及采用了该服务器插槽链路适配方法的服务器插槽链路适配系统。

技术介绍

[0002]服务器主板是专门为满足服务器应用,比如高稳定性、高性能和高兼容性的环境而开发的主机板。由于服务器的高运作时间、高运作强度以及巨大的数据转换量,其电源功耗量、I/O吞吐量以及插槽链路配置等方面对服务器主板的要求是相当严格的,服务器主板应用也越来越多样化,为了适配更多的场景,主板需要支持多场景的接口规格。然而现有技术中,往往受限于服务器的主板标准尺寸要求,也受限于现有的CPU接口规格数量,其对应的插槽接口无法实现最大程度的扩展。

技术实现思路

[0003]本专利技术所要解决的技术问题是需要提供一种灵活且可靠的服务器插槽链路适配方法,进而旨在不增加物理槽位数量的基础上,能够最大程度地适配多业务场景,同时可以实现自动化控制,尽量避免人工配置和操作,以减少配置的工作量,提高产品的灵活程度和可靠性能;在此基础上,本专利技术还进一步提供采用了该服务器插槽链路适配方法的服务器插槽链路适配系统。
[0004]对此,本专利技术提供一种服务器插槽链路适配方法,包括CPU主控模块、链路切换模块、第一插槽和第二插槽,所述CPU主控模块的高8对链路与所述第一插槽的高8对链路直接连接,所述CPU主控模块的低8对链路经过所述链路切换模块分别连接至所述第一插槽的低8对链路和第二插槽的低8对链路,默认状态下,所述CPU主控模块的低8对链路连接至所述第一插槽的低8对链路;并包括以下步骤:步骤S1,周期性轮询所述CPU主控模块的在位信号PRSNT,所述在位信号PRSNT用于指示所述第二插槽是否插入,低电平有效,若不在位则控制所述链路切换模块的控制信号SEL为高电平状态,所述第一插槽实现16对链路连接至所述CPU主控模块,若在位则跳转至步骤S2;步骤S2,控制所述链路切换模块的控制信号SEL为低电平状态,通过所述链路切换模块将所述CPU主控模块的低8对链路切换至与所述第二插槽的8对链路相连接。
[0005]本专利技术的进一步改进在于,还包括配置步骤,通过发送配置控制信号至所述CPU主控模块的控制引脚,进而发送所述控制所述链路切换模块的控制信号SEL。
[0006]本专利技术的进一步改进在于,在插入检测状态下,周期性检测所述在位信号PRSNT,如果连续达到预设次数的低电平在位信号,则跳转至板卡在位状态。
[0007]本专利技术的进一步改进在于,在插入检测状态下,周期性检测所述在位信号PRSNT,如果在连续预设次数的在位信号检测过程中出现了高电平在位信号,则跳转至板卡不在位状态。
[0008]本专利技术的进一步改进在于,在板卡在位状态下,周期性检测所述在位信号PRSNT,当检测到高电平在位信号,则跳转至拔出检测状态。
[0009]本专利技术的进一步改进在于,在拔出检测状态下,周期性检测所述在位信号PRSNT,如果连续达到预设次数的低电平在位信号,则跳转至板卡在位状态。
[0010]本专利技术的进一步改进在于,在拔出检测状态下,周期性检测所述在位信号PRSNT,如果连续达到预设次数的高电平在位信号,则跳转至板卡不在位状态。
[0011]本专利技术的进一步改进在于,在板卡不在位状态下,周期性检测所述在位信号PRSNT,当检测到低电平在位信号,则跳转至插入检测状态。
[0012]本专利技术的进一步改进在于,在板卡在位状态下,所述CPU主控模块的端口适配两个8对链路的插槽;在板卡不在位状态下,所述CPU主控模块的端口适配一个16对链路的插槽;在插入检测状态或拔出检测状态下,所述CPU主控模块不发送控制指令。
[0013]本专利技术还提供一种服务器插槽链路适配系统,采用了如上所述的服务器插槽链路适配方法。
[0014]与现有技术相比,本专利技术的有益效果在于:通过优化服务器插槽链路的适配,进而能够在不增加物理槽位数量的基础上,最大程度地适配多业务场景,同时可以实现软件免配置,即能够实现自动化控制,减少了人为干预和操作的工作量,提高工作效率,并且还有效提高了服务器插槽链路配置的灵活程度和稳定可靠性能。
附图说明
[0015]图1是本专利技术一种实施例的逻辑结构示意图;图2是本专利技术一种实施例在第二插槽未插入设备时的场景示意图;图3是本专利技术一种实施例在第二插槽插入设备后的场景示意图;图4是本专利技术一种实施例的状态切换流程示意图。
具体实施方式
[0016]下面结合附图,对本专利技术的较优的实施例作进一步的详细说明。
[0017]现在的服务器主板都有一定的尺寸标准,比如服务器EATX主板的标准尺寸为12
×
13英寸(305
×
330 mm),那么,其能够提供的槽位数量以及CPU之间的连接都是有所限制的,那么,如何针对这种情况实现槽位带宽的灵活扩展,是本领域技术人员所需要克服的一个重要问题。
[0018]本例所述CPU主控模块所在的服务器主板优选为双CPU主板,包括16x DIMM(Dual

Inline

Memory

Modules)模块,10x PCIE槽。其中10x PCIE槽,默认实现4个x16的插槽和4个x8的插槽。同时,支持4个x16的和6个x8的PCIE槽规格,那么,这种服务器主板就需要更为合理、灵活且可靠的插槽链路适配方法,才能够最大程度适配不同需求的多业务场景。
[0019]对此,如图1至图3所示,本例提供一种服务器插槽链路适配方法,包括CPU主控模块1、链路切换模块2、第一插槽3和第二插槽4,所述CPU主控模块1的高8对链路与所述第一插槽3的高8对链路直接连接,所述CPU主控模块1的低8对链路经过所述链路切换模块2分别连接至所述第一插槽3的低8对链路和第二插槽4的低8对链路,默认状态下,所述CPU主控模块1的低8对链路连接至所述第一插槽3的低8对链路;并包括以下步骤:
步骤S1,周期性轮询所述CPU主控模块1的在位信号PRSNT,所述在位信号PRSNT用于指示所述第二插槽4是否插入,低电平有效,若不在位则控制所述链路切换模块2的控制信号SEL为高电平状态,所述第一插槽3实现16对链路连接至所述CPU主控模块1,若在位则跳转至步骤S2;步骤S2,控制所述链路切换模块2的控制信号SEL为低电平状态,通过所述链路切换模块2将所述CPU主控模块1的低8对链路切换至与所述第二插槽4的8对链路相连接。
[0020]本例所述CPU主控模块1为双CPU主板的主控板,无需增加其他硬件设备;所述链路切换模块2优选通过切换开关SW来实现,用于接收配置控制信号,实现服务器插槽链路的配置切换;所述第一插槽3为插槽A/槽位A,所述第二插槽4为插槽B/槽位B;在默认状态下,所述CPU主控模块1的16对链路连接至所述第一插槽3的16对链路,同时,通过所述链路切换模块2的设置,支持第一插槽3和第二插槽4分别通过8对链路连接至所述本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种服务器插槽链路适配方法,其特征在于,包括CPU主控模块、链路切换模块、第一插槽和第二插槽,所述CPU主控模块的高8对链路与所述第一插槽的高8对链路直接连接,所述CPU主控模块的低8对链路经过所述链路切换模块分别连接至所述第一插槽的低8对链路和第二插槽的低8对链路,默认状态下,所述CPU主控模块的低8对链路连接至所述第一插槽的低8对链路;并包括以下步骤:步骤S1,周期性轮询所述CPU主控模块的在位信号PRSNT,所述在位信号PRSNT用于指示所述第二插槽是否插入,低电平有效,若不在位则控制所述链路切换模块的控制信号SEL为高电平状态,所述第一插槽实现16对链路连接至所述CPU主控模块,若在位则跳转至步骤S2;步骤S2,控制所述链路切换模块的控制信号SEL为低电平状态,通过所述链路切换模块将所述CPU主控模块的低8对链路切换至与所述第二插槽的8对链路相连接。2.根据权利要求1所述的服务器插槽链路适配方法,其特征在于,还包括配置步骤,通过发送配置控制信号至所述CPU主控模块的控制引脚,进而发送所述控制所述链路切换模块的控制信号SEL。3.根据权利要求1或2所述的服务器插槽链路适配方法,其特征在于,在插入检测状态下,周期性检测所述在位信号PRSNT,如果连续达到预设次数的低电平在位信号,则跳转至板卡在位状态。4.根据权利要求1或2所述的服务器插槽链路适配方法,其特征在...

【专利技术属性】
技术研发人员:许伟
申请(专利权)人:深圳市国鑫恒运信息安全有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1