一种多通道高相位一致性的秒脉冲分路装置制造方法及图纸

技术编号:35178835 阅读:22 留言:0更新日期:2022-10-12 17:46
本实用新型专利技术公开了一种多通道高相位一致性的秒脉冲分路装置,属于时频分路技术领域,所述秒脉冲分路装置包括第一时频基准源、信号分频单元、主控单元、晶振单元和时频放大单元,所述第一时频基准源与信号分频单元连接,所述主控单元分别与信号分频单元和晶振单元连接,所述晶振单元还与信号分频单元连接,所述信号分频单元还与视频放大单元连接。本实用新型专利技术能够实现时频分配设备多通道的秒脉冲分路末节点相位高度一致,保证输出间的相位一致性。保证输出间的相位一致性。保证输出间的相位一致性。

【技术实现步骤摘要】
一种多通道高相位一致性的秒脉冲分路装置


[0001]本技术属于时频分路
,特别是涉及一种多通道高相位一致性的秒脉冲分路装置。

技术介绍

[0002]卫星导航系统中,导航、定位和授时都是以“时间”为基础,要实现高精度的导航、定位和授时需要统一的时间频率基准。在日渐复杂的分布式系统中,时间信号通常由高精度的时频基准源与时频信号分路设备组成。时间基准源保证了系统中个单元设备之间的高精度同步与协调工作;时频分路设备负责对时频基准源提供的1PPS进行分配为多路,为用时设备提供时间基准,确保用时系统各台设备工作在统一的时间基准上,同时由分路设备保证输出间的相位一致性。
[0003]因此,时频分路设备在现有分布式系统中无疑占据着关键的地位,如何控制时频分配设备末节点的1PPS相位时延、实现1PPS相位高度一致成为了研究重点。

技术实现思路

[0004]本技术的目的在于克服现有技术的一项或多项不足,提供一种多通道高相位一致性的秒脉冲分路装置。
[0005]本技术的目的是通过以下技术方案来实现的:一种多通道高相位一致性的秒脉冲分路装置,包括第一时频基准源、信号分频单元、主控单元、晶振单元和时频放大单元;
[0006]所述第一时频基准源,与信号分频单元连接,用于生成并输出nPPS信号;
[0007]所述主控单元,与信号分频单元和晶振单元连接,用于根据所述nPPS信号对所述晶振单元进行驯服;
[0008]所述晶振单元,与信号分频单元连接,用于生成并输出基准源信号;
[0009]信号分频单元,用于对所述基准源信号进行分频得到多路脉冲信号,并将所述多路脉冲信号输出给时频放大单元,以及根据时频放大单元反馈的脉冲信号调整所述多路脉冲信号的相位;
[0010]时频放大单元,用于对接收到的多路脉冲信号进行放大,并反馈一路脉冲信号给信号分频单元。
[0011]优选的,所述秒脉冲分路装置还包括:
[0012]第二时频基准源,与信号分频单元连接,用于提供nPPS信号。
[0013]优选的,所述第一时频基准源和第二时频基准源互为备份。
[0014]优选的,所述主控单元包括MCU芯片,所述MCU芯片的型号为STM32F407VGT6TR。
[0015]优选的,所述信号分频单元包括SMI芯片,所述SMU芯片的型号为8A34002E

000NLG。
[0016]优选的,所述时频放大单元包括时钟分路芯片和电平转换芯片,所述时钟分路芯片的型号为553MILFT,所述电平转换芯片的型号为SGM4T245XTS16G/TR。
[0017]本技术的有益效果是:本技术实现了时频分配设备多通道的秒脉冲分路末节点相位高度一致,保证输出间的相位一致性。
附图说明
[0018]图1为本技术中秒脉冲分路装置一个实施例的示意图;
[0019]图2为本技术中秒脉冲分路装置又一个实施例的示意图;
[0020]图3为主控单元的一个实施例的电路图;
[0021]图4为晶振单元中晶振电路的一个实施例的电路图;
[0022]图5为晶振单元中压控电路的一个实施例的电路图;
[0023]图6为信号分频单元的一个实施例中第一部分电路图;
[0024]图7为信号分频单元的一个实施例中第二部分电路图;
[0025]图8为信号分频单元的一个实施例中第三部分电路图;
[0026]图9为时频放大单元的一个实施例中第一部分电路图;
[0027]图10为时频放大单元的一个实施例中第二部分电路图。
具体实施方式
[0028]下面将结合实施例,对本技术的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域技术人员在没有付出创造性劳动的前提下所获得的所有其他实施例,都属于本技术保护的范围。
[0029]参阅图1

图10,本实施例提供了一种多通道高相位一致性的秒脉冲分路装置:
[0030]如图1所示,一种多通道高相位一致性的秒脉冲分路装置,包括第一时频基准源、信号分频单元、主控单元、晶振单元和时频放大单元,所述第一时频基准源与信号分频单元连接,所述主控单元分别与信号分频单元和晶振单元连接,所述晶振单元还与信号分频单元连接,所述信号分频单元还与视频放大单元连接。
[0031]所述第一时频基准源生成并输出nPPS信号,例如,1PPS信号、10PPS信号、50PPS信号、100PPS信号。所述主控单元以第一时频基准源输出的nPPS信号为基准,对所述晶振单元进行驯服。所述晶振单元生成并输出基准源信号,例如,晶振单元生成并输出10MHz频率信号作为基准源信号。信号分频单元对所述基准源信号进行分频得到多路脉冲信号,并设置分频器在第一时频基准源提供的nPPS信号上升沿时刻清零,然后将所述多路脉冲信号输出给时频放大单元。时频放大单元对接收到的多路脉冲信号进行放大,并将每组多路脉冲信号中的一路脉冲信号反馈给信号分频单元的参考端口。信号分频单元根据时频放大单元反馈的脉冲信号测量输出时钟相位,然后通过内部延时调整,实现输出的多路脉冲信号的相位一致。
[0032]在一个实施例中,如图2所示,所述秒脉冲分路装置还包括第二时频基准源,所述第二时频基准源与信号分频单元连接,所述第二时频基准源用于提供nPPS信号。该实施例中具有第一时频基准源和第二时频基准源,可以覆盖更多实际工程应用的情况,多个时间基准源热备份或是满足不同场景下多种类、多通道的时间信号的需求。
[0033]例如,第一时频基准源配置为1PPS,第二时频基准源配置为50PPS,通过对主控单
元进行控制选择SMU芯片的参考通道,若选择参考为第一时频基准源,则信号分频单元的输出为1PPS,若选择参考为第二时频基准源,则信号分频单元的输出为50PPS,从而实现多个时间基准源的热备份。
[0034]例如,SMU芯片中第1、2号 DPLL通道参考第一时频基准源,第3、4号DPLL通道参考第二时频基准源,则第1、2号 DPLL通道后级分路输出的通道为1PPS,第3、4号 DPLL通道后级分路输出的通道为50PPS,从而实现信号分频单元不同路间输出参考源不同。
[0035]在一个实施例中,如图3所示,所述主控单元包括MCU芯片U3、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻D7、第一发光二极管D1、第一电容C1、第二电容C2、第三电容C3、第四电容C4、第五电容C5、第六电容C6和第七电容C7,所述MCU芯片U3的型号为STM32F407VGT6TR。所述MCU芯片U3的PE2引脚与第一发光二极管D1的阴极连接,所述第一发光二极管D1的阳极与第一电阻R1的第一端连接,所述第一电阻R1的第二端接3V电源(VCC)。所述MCU芯片U3的NRS本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种多通道高相位一致性的秒脉冲分路装置,其特征在于,包括第一时频基准源、信号分频单元、主控单元、晶振单元和时频放大单元;所述第一时频基准源,与信号分频单元连接,用于生成并输出nPPS信号;所述主控单元,与信号分频单元和晶振单元连接,用于根据所述nPPS信号对所述晶振单元进行驯服;所述晶振单元,与信号分频单元连接,用于生成并输出基准源信号;信号分频单元,用于对所述基准源信号进行分频得到多路脉冲信号,并将所述多路脉冲信号输出给时频放大单元,以及根据时频放大单元反馈的脉冲信号调整所述多路脉冲信号的相位;时频放大单元,用于对接收到的多路脉冲信号进行放大,并反馈一路脉冲信号给信号分频单元。2.根据权利要求1所述的一种多通道高相位一致性的秒脉冲分路装置,其特征在于,所述秒脉冲分路装置还包括:第二时频基准源,与信号分频单元连接,...

【专利技术属性】
技术研发人员:谢朝阳曾迎春朱敏简和兵邓意峰温学斌李文龙杨彩芳
申请(专利权)人:成都金诺信高科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1