一种抵抗频偏的时间同步方法技术

技术编号:3512312 阅读:163 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种抵抗频偏的时间同步方法,包括:构造发送序列,使该发送序列相邻点的共轭相关结果是一个伪随机序列;对接收序列进行相邻点的共轭相关;求发送序列相邻点共轭相关与接收序列相邻点共轭相关结果的相关函数;取所得相关函数的峰值所在点为时间同步点。通过本发明专利技术方案既能够抵抗大范围频偏,而且还可以在同步点产生尖锐的峰值,提高时间同步的精度。

【技术实现步骤摘要】

【技术保护点】
一种抵抗频偏的时间同步方法,其特征在于,包括:a)构造发送序列,使该发送序列相邻点的共轭相关结果是一个伪随机序列;b)对接收序列进行相邻点的共轭相关;c)求发送序列相邻点共轭相关与接收序列相邻点共轭相关结果的相关函数 ;d)取步骤c)得到的相关函数的峰值所在点为时间同步点。

【技术特征摘要】

【专利技术属性】
技术研发人员:汤剑斌王吉滨郑德来
申请(专利权)人:华为技术有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1