一种基于ZYNQUltrascale+SOC的高速视频处理平台制造技术

技术编号:35011520 阅读:45 留言:0更新日期:2022-09-21 15:05
本发明专利技术公开了一种基于ZYNQ Ultrascale+SOC的高速视频处理平台,包括以ZYNQ Ultrascale+SOC为架构的核心板、HDMI音视频接入模块、SDI音视频接入模块、SDI音视频输出模块、MIPI视频输出模块、四段耳机接口音频输入输出模块,可实现对于多种不同类型的高速视频和音频输入输出数据的处理。本发明专利技术以ZYNQ Ultrascale+SOC为核心,可灵活选择高速视频和音频的输入输出类型,对原始音视频数据可以进行实时的采集,处理并通过平台上的接口进行输出展示。多输入多输出的兼容性减少了多个不同类型视频转换器的需求,灵活且实时的音视频处理方式使得用户更方便处理与调整数据(滤波、升降采样等),处理后的结果通过多个输出接口可以很直观的在耳机、显示屏等产品上直观地进行展示。行展示。行展示。

【技术实现步骤摘要】
一种基于ZYNQ Ultrascale+SOC的高速视频处理平台
[0001]

[0002]本专利技术涉及电子技术与视频处理技术,尤其涉及一种基于xlink公司的集成处理系统与可编程逻辑的处理器(ZYNQ Ultrascale+SOC)的高速视频处理平台,通过ZYNQ Ultrascale+SOC实现不同类型的高速视频的采集,转化以及实时处理。用于电子信息类专业的图像与视频处理领域。

技术介绍

[0003]市面上各类使用视频接口的产品如显示屏、投影仪、摄影仪等,这些产品的视频输入输出接口一般都固定为1到2种,通常仅能满足在特定条件下的使用,一旦出现需要将一种接口获得的数据传输到另一种接口的情况,往往需要对应的转换器才能实现,同时由于高清视频传输的速率等要求,对于接口存在各种限制,如某专业摄影机仅有高速的SDI输出接口,而一般的显示屏仅带有HDMI输入接口,若想要把摄影得到的高清视频通过显示屏播放需要使用SDI到HDMI的转换器且要保证速率,较为麻烦。另一方面,在两个使用不同视频接口的产品间传输视频的过程中,对于视频数据仅限于点对点的传输,并不能对视频数据进行处理,功能较为单一,如果想要处理获得的视频数据还要进行额外的导出存储等等,流程十分的复杂麻烦。

技术实现思路

[0004]本专利技术的目的是提供一种基于ZYNQ Ultrascale+SOC的高速视频处理平台,ZYNQ Ultrascale+SOC是Xilinx公司提供的一种集成可编程逻辑和处理系统的一种处理器,可以提供强大的AI计算能力,适用于人工智能、云计算、有线/无线通信的等
ZYNQ Ultrascale+SOC可以处理不同类型的音视频输入输出数据,实现对多种高速音视频输入输出接口之间的任意转换,以此摆脱市面上各类产品的接口限制,使得在产品接口不兼容的情况下也能得到需要的视频数据。
[0005]实现本专利技术目的的具体技术方案是:一种基于ZYNQ Ultrascale+SOC的高速视频处理平台,该平台包括核心处理模块、SDI音视频输入模块、SDI音视频输出模块、HDMI音视频输入模块、MIPI视频输出模块、四段耳机音频输入输出模块和电源模块;所述核心处理模块分别与SDI音视频输入模块、SDI视音频输出模块、HDMI音视频输入模块、MIPI视频输出模块、四段耳机音频输入输出模块和电源模块连接;所述SDI音视频输入模块与核心处理模块和电源模块连接;所述SDI音视频输出模块与核心处理模块和电源模块连接;所述HDMI音视频输入模块与核心处理模块和电源模块连接;所述MIPI视频输出模块与核心处理模块和电源模块连接;
所述四段耳机音频输入输出模块与核心处理模块和电源模块连接;所述电源模块分别与核心处理模块、SDI音视频输入模块、SDI视音频输出模块、HDMI音视频输入模块、MIPI视频输出模块和四段耳机音频输入输出模块连接;其中:所述核心处理模块由ZYNQ Ultrascale+SOC处理模块、MCU控制模块、时钟发生器模块和DDR4存储模块构成,所述处理模块分别与MCU控制模块、时钟发生器模块和DDR4存储模块相连;MCU控制模块分别与时钟发生器模块和电源模块相连;DDR4存储模块与所述处理模块相连。
[0006]所述SDI音视频输入模块由SDI音视频输入接口和SDI音视频输入驱动模块构成,SDI音视频输入接口与SDI音视频输入驱动模块相连;SDI音视频输入驱动模块与所述处理模块相连。
[0007]所述SDI音视频输出模块由SDI音视频输出接口和SDI音视频输出驱动模块构成,SDI音视频输出接口与SDI音视频输出驱动模块相连;SDI音视频输出驱动模块与所述处理模块相连。
[0008]所述HDMI音视频输入模块由HDMI直接输入模块、HDMI解码模块和HDMI输入接口构成,HDMI直接输入模块与HDMI输入接口和所述处理模块相连;HDMI解码模块与HDMI输入接口和所述处理模块相连;HDMI输入接口与HDMI直接输入模块和HDMI解码模块相连。
[0009]所述四段耳机音频输入输出模块由四段耳机接口和音频编解码模块构成,四段耳机接口与音频编解码模块相连;音频编解码模块与所述处理模块相连。
[0010]本专利技术的有益效果以一块简洁小巧的核心板实现多种不同接口的高速视频、音频数据之间相互转换,使得用户不需要购买很多转换器用以匹配需要导入导出音视频数据的产品。同时对于获得的音视频数据可以进行实时的处理,通过ZYNQ Ultrascale+SOC实现高速视频数据的实时采集、处理与显示,由于以ZYNQ Ultrascale+SOC为核心,处理方式灵活处理速度快,减少了用户以往需要通过将音视频数据导入到PC端后才能处理的不便。
附图说明
[0011]图1为本专利技术结构示意图;图2为核心处理模块结构示意图;图3为SDI音视频输入模块结构示意图;图4 为SDI音视频输出模块结构示意图;图5为HDMI音视频输入模块结构示意图;图6为四段耳机音频输入输出模块结构示意图;图7 为本专利技术各模块连接示意图。
具体实施方式
[0012]以下结合附图及实施例对本专利技术作详细描述。
[0013]参阅图1,本专利技术由核心处理模块1、SDI音视频输入模块2、SDI视音频输出模块3、HDMI音视频输入模块4、MIPI视频输出模块5、四段耳机音频输入输出模块6和电源模块7连接而成。所述SDI音视频输入模块2与核心处理模块1和电源模块7连接。所述SDI视音频输出
模块3与核心处理模块1和电源模块7连接。所述HDMI音视频输入模块与核心处理模块1和电源模块7连接。所述MIPI视频输出模块与核心处理模块1和电源模块7连接。所述四段耳机音频输入输出模块与核心处理模块1和电源模块7连接。
[0014]参阅图2、图7,所述核心处理模块1由ZYNQ Ultrascale+SOC处理模块11、MCU控制模块12、时钟发生器模块13、DDR4存储模块14构成。所述处理模块11分别与MCU控制模块12、时钟发生器模块13和DDR4存储模块14相连;所述MCU控制模块12分别与所述处理模块11、时钟发生器模块13和电源模块7相连;所述时钟发生器模块13分别与所述处理模块11和MCU控制模块12相连;DDR4存储模块14与所述处理模块11相连。所述处理模块11采用ZYNQ Ultrascale+ 系列的SOC,所述MCU控制模块12采用STM32F031单片机。
[0015]参阅图3、图7,所述SDI音视频输入模块2由SDI音视频输入接口21和SDI音视频输入驱动模块22构成。所述SDI音视频输入接口21和SDI音视频输入驱动模块22相连。所述SDI音视频输入驱动模块22与SDI音视频输入接口21和所述处理模块11相连。
[0016]参阅图4、图7,所述SDI音视频输出模块3由SDI音视频输出接口31和SDI音视频输出驱动模块32构成。所述SDI音视频输出接口31和SDI音视频输出驱动模块32相连。所述SDI音视频输出驱动模块32与S本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于ZYNQ Ultrascale+SOC的高速视频处理平台,其特征在于,该平台包括核心处理模块(1)、SDI音视频输入模块(2)、SDI音视频输出模块(3)、HDMI音视频输入模块(4)、MIPI视频输出模块(5)、四段耳机音频输入输出模块(6)和电源模块(7);所述核心处理模块(1)分别与SDI音视频输入模块(2)、SDI视音频输出模块(3)、HDMI音视频输入模块(4)、MIPI视频输出模块(5)、四段耳机音频输入输出模块(6)和电源模块(7)连接;所述SDI音视频输入模块(2)与核心处理模块(1)和电源模块(7)连接;所述SDI音视频输出模块(3)与核心处理模块(1)和电源模块(7)连接;所述HDMI音视频输入模块(4)与核心处理模块(1)和电源模块(7)连接;所述MIPI视频输出模块(5)与核心处理模块(1)和电源模块(7)连接;所述四段耳机音频输入输出模块(6)与核心处理模块(1)和电源模块(7)连接;所述电源模块(7)分别与核心处理模块(1)、SDI音视频输入模块(2)、SDI视音频输出模块(3)、HDMI音视频输入模块(4)、MIPI视频输出模块(5)和四段耳机音频输入输出模块(6)连接;其中:所述核心处理模块(1)由ZYNQ Ultrascale+SOC处理模块(11)、MCU控制模块(12)、时钟发生器模块(13)和DDR4存储模块(14)构成,所述处理模块(11)分别与MCU控制模块(12)、时钟发生器模块(13)和DDR4存储模块(14)相连;MCU控制模块(12)分别与时钟发生器模块(13)和电源模块(7)相连;DDR4存储模块(14)与所述处理模块(11)相...

【专利技术属性】
技术研发人员:瞿祝刘一清李明欣
申请(专利权)人:华东师范大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1