【技术实现步骤摘要】
一种基于数字同步控制的多通道高精度相参信号生成系统
[0001]本专利技术属于测向信号模拟设备领域,尤其涉及一种基于数字同步控制的多通道高精度相参信号生成系统。
技术介绍
[0002]为实现准确、快速获取目标的位置信息,现有电子装备中,常采用干涉仪体制的测向技术来实现对目标的定位。其原理在于通过多个接收通道接收空间电磁信号,再在处理机中进行数据处理和融合,利用通道间的相位差和幅度差计算出目标的方位信息。因此,构设多通道高精度相参的电磁信号环境以实现这些装备定位的功能和性能测试十分必要。
[0003]现有的雷达、通信等信号模拟设备在实现多通道射频级相参信号生成时,主要采用信号模拟源生成所需的单路射频信号,然后将单路信号功分形成多路信号,再通过IQ矢量调制器将每一个通道的信号进行移相控制,进而实现多个通道的相参信号模拟。采用这类技术体制的产品存在三个方面的缺点:
[0004]a)在上电初始化时无法实现闭环校准控制,而IQ矢量调制器和对环境温度等因素较为敏感,在不同的环境条件下,系统多通道相参特性的一致性较差。因此 ...
【技术保护点】
【技术特征摘要】
1.一种基于数字同步控制的多通道高精度相参信号生成系统,其特征在于,所述相参信号生成系统包括FPGA芯片、多通道中频信号模块和变频通道;所述FPGA芯片内设有若干DDS信号发生器,所述多通道中频信号模块内设有若干DAC数模转换器,所述FPGA芯片内设有若干DDS信号发生器,所述多通道中频信号模块内设有若干DAC数模转换器。FPGA根据接收的信号参数控制命令,可控制DDS产生设定相位的数字信号,在收到同步触发信号时形成中频信号数据流;数据流发送至各通道的DAC数模转换器进行数模转换产生中频模拟信号,再传输至各变频通道完成上变频处理得到相参信号;其中,各DAC数模转换器的工作时钟采用同一参考时钟源;各DDS信号发生器数据流使用同步时钟逻辑,在FPGA芯片内对DDS信号发生器产生的数据流的布线路径进行时钟约束;且各DDS信号发生器至相应DAC数模转换器的数据线采用等长度设置。2.如权利要求1所述的相参信号生成系统,其特征在于,各DAC数模转换器具有同步控制功能引脚,各功能引脚进行互联或接至FPGA的控制引脚上,完成各DAC数模转换器的同步控制。3.如权利要求2所述的相参信号生成系统,其特征在于,各DAC数模转换器的同步控制包括:对各DAC数模转换器的同步控制功能寄存器进行参数设置,配置完成后,对各DAC数模转换器的同步控制功能寄存器进行状...
【专利技术属性】
技术研发人员:石慧峰,唐学军,侯雪纤,唐华,崔苇波,
申请(专利权)人:中国电子科技集团公司第二十九研究所,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。