一种时钟信号产生电路制造技术

技术编号:34647847 阅读:7 留言:0更新日期:2022-08-24 15:27
本实用新型专利技术公开一种时钟信号产生电路,其包括晶振X1、三极管V1、三极管V2、计数器U1、计数器U2、计数器U3,晶振X1通过电容滤波后,两端分别与三极管V1的集电极、基极连接;三极管V1的集电极经电阻、电容与三极管V2的基极连接;三极管V2的集电极与计数器U1的第一时钟输入端连接;计数器U1的第四计数器输出端与第二计数允许控制端连接,第八计数器输出端与计数器U2的第一计数允许控制端连接;所述计数器U2的第四计数器输出端输出第一时钟信号,第八计数器输出端与计数器U3的第一计数允许控制端连接;计数器U3的第四计数器输出端与第二计数允许控制端连接,第八计数器输出端输出第二时钟信号。本实用新型专利技术能够产生干净无杂波的两种频率的时钟信号。率的时钟信号。率的时钟信号。

【技术实现步骤摘要】
一种时钟信号产生电路


[0001]本技术属于时钟控制
,尤其是涉及一种时钟信号产生电路。

技术介绍

[0002]时钟信号(Clock Signal)是时序逻辑的基础,用于决定逻辑单元中的状态何时更新,是有固定周期并与运行无关的信号量,因此,可以通过时钟信号来选择集成电路的工作模式。时钟信号产生电路广泛地存在于数字电路、模拟电路以及混合信号电路中,可用于电荷泵的时钟源、信号采集电路、开关电容电路等诸多电路模块。现有的时钟信号产生电路通常只能输出一种频率信号,适用面受限。

技术实现思路

[0003]为解决上述问题,本技术的目的是提供一种时钟信号产生电路,其能够产生频率1Hz、1KHz,幅度5V的时钟信号。
[0004]为实现上述专利技术目的,本技术采用如下技术方案:
[0005]一种时钟信号产生电路,其包括晶振X1、三极管V1、三极管V2、计数器U1、计数器U2、计数器U3,所述晶振X1的一端连接电容C3的一端,且与三极管V1的集电极连接,晶振X1的另一端经并联的电容C1、电容C2与电容C4的一端连接,且与三极管V1的基极连接,电容C3、电容C4的另一端均接地;所述三极管V1的基极与集电极之间接有电阻R1,发射极接地,集电极经电阻R2接电源,还通过并联的电容C5、电容C6与电阻R3、电阻R4相连接的一端连接,电阻R3另一端接电源,电阻R4另一端与三极管V2的基极连接;所述三极管V2的基极经电阻R5接地,集电极经电阻R6接电源,发射极接地,集电极还与计数器U1的第一时钟输入端连接;所述计数器U1的第一计数允许控制端、正电源端接电源,第二时钟输入端、第一清除端、第二清除端、接地端接地,第四计数器输出端与第二计数允许控制端连接,第八计数器输出端与计数器U2的第一计数允许控制端连接;所述计数器U2的正电源端接电源,第一时钟输入端、第二时钟输入端、第一清除端、第二清除端、接地端接地,第四计数器输出端输出第一时钟信号,且与第二计数允许控制端连接,第八计数器输出端与计数器U3的第一计数允许控制端连接;所述计数器U3的正电源端接电源,第一时钟输入端、第二时钟输入端、第一清除端、第二清除端、接地端接地,第四计数器输出端与第二计数允许控制端连接,第八计数器输出端输出第二时钟信号。
[0006]由于采用如上所述的技术方案,本技术具有如下优越性:
[0007]该时钟信号产生电路,其结构设计合理,由1MHz晶振产生基准信号,再通过电容、三极管、计数器产生两种频率的时钟信号,使用者根据需要选择使用频率1Hz或者频率1KHz,时钟信号干净无杂波,为测试系统提供时钟信号,能够有效保证测试系统的工作安全、可靠性,满足使用要求。
附图说明
[0008]图1是本技术时钟信号产生电路的原理图。
具体实施方式
[0009]下面结合附图和实施例对本技术的技术方案作进一步详细说明。
[0010]如图1所示,该时钟信号产生电路,其包括晶振X1、三极管V1、三极管V2、计数器U1、计数器U2、计数器U3,所述晶振X1的一端连接电容C3的一端,且与三极管V1的集电极连接,晶振X1的另一端经并联的电容C1、电容C2与电容C4的一端连接,且与三极管V1的基极连接,电容C3、电容C4的另一端均接地;所述三极管V1的基极与集电极之间接有电阻R1,发射极接地,集电极经电阻R2接电源,还通过并联的电容C5、电容C6与电阻R3、电阻R4相连接的一端连接,电阻R3另一端接电源,电阻R4另一端与三极管V2的基极连接;所述三极管V2的基极经电阻R5接地,集电极经电阻R6接电源,发射极接地,集电极还与计数器U1的第一时钟输入端(引脚9)连接;所述计数器U1的第一计数允许控制端(引脚10)、正电源端(引脚16)接电源,第二时钟输入端(引脚1)、第一清除端(引脚15)、第二清除端(引脚7)、接地端(引脚8)接地GNDB,第四计数器输出端(引脚14)与第二计数允许控制端(引脚2)连接,第八计数器输出端(引脚6)与计数器U2的第一计数允许控制端(引脚10)连接;所述计数器U2的正电源端(引脚16)接电源,第一时钟输入端(引脚9)、第二时钟输入端(引脚1)、第一清除端(引脚15)、第二清除端(引脚7)、接地端(引脚8)接地,第四计数器输出端(引脚14)输出第一时钟信号,且与第二计数允许控制端(引脚2)连接,第八计数器输出端(引脚6)与计数器U3的第一计数允许控制端(引脚10)连接;所述计数器U3的正电源端(引脚16)接电源,第一时钟输入端(引脚9)、第二时钟输入端(引脚1)、第一清除端(引脚15)、第二清除端(引脚7)、接地端(引脚8)接地,第四计数器输出端(引脚14)与第二计数允许控制端(引脚2)连接,第八计数器输出端(引脚6)输出第二时钟信号;上述的电源为11.5VL。
[0011]上述的晶振X1为频率1MHz无源晶振JA5。
[0012]上述的三极管V1、三极管V2均为NPN型三极管;三极管V1、三极管V2的型号均为2N2222A。
[0013]上述的计数器U1、计数器U2、计数器U3的型号均为CD4518。
[0014]本技术时钟信号产生电路,其工作原理为:晶振X1产生频率为1MHz的周期振荡信号,经电容C1、电容C2、电容C3、电容C4滤波后,输入至三极管V1,通过三极管V1放大信号后,输出一个下降沿低电平信号,输出至计数器U1的第一时钟输入端(引脚9)(斯密特触发器具有脉冲整形功能),在每10个时钟输入周期CO信号完成一次进位,并作用于计数链的下级脉动时钟;通过计数器U1的加计数器U1A、加计数器U1B、计数器U2的加计数器U2B转换后,通过计数器U2的第四计数器输出端(引脚14)输出1KHz时钟信号;该时钟信号通过计数器U2的加计数器U2A、计数器U3的加计数器U3A、加计数器U3B转换后,通过计数器U3的第八计数器输出端(引脚6)输出1Hz时钟信号。
[0015]以上所述仅为本技术的较佳实施例,而非对本技术的限制,在不脱离本技术的精神和范围的情况下,凡依本技术申请专利范围所作的均等变化与修饰,皆应属本技术的专利保护范围之内。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种时钟信号产生电路,其特征是:其包括晶振X1、三极管V1、三极管V2、计数器U1、计数器U2、计数器U3,所述晶振X1的一端连接电容C3的一端,且与三极管V1的集电极连接,晶振X1的另一端经并联的电容C1、电容C2与电容C4的一端连接,且与三极管V1的基极连接,电容C3、电容C4的另一端均接地;所述三极管V1的基极与集电极之间接有电阻R1,发射极接地,集电极经电阻R2接电源,还通过并联的电容C5、电容C6与电阻R3、电阻R4相连接的一端连接,电阻R3另一端接电源,电阻R4另一端与三极管V2的基极连接;所述三极管V2的基极经电阻R5接地,集电极经电阻R6接电源,发射极接地,集电极还与计数器U1的第一时钟输入端连接;所述计数器U1的第一计数允许控制端、正电源端接电源,第二时钟输入端、第一清除端、第二清除端、接地端接地,第四计数器输出端与第二计数允许控制端连接,第八计数器输出端与计数器U2的第一计数允许控...

【专利技术属性】
技术研发人员:程丰张育郑天方武震刘永微杨芳宁张树昌
申请(专利权)人:国营洛阳丹城无线电厂
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1