一种晶体振荡装置、系统和电子设备制造方法及图纸

技术编号:34564029 阅读:8 留言:0更新日期:2022-08-17 12:53
本申请实施例公开了一种晶体振荡装置、系统和电子设备。所述晶体振荡装置,包括晶振和抗干扰电路;其中:所述晶振的第一引脚通过所述抗干扰电路与输出端相连,所述晶振的第二引脚接地,所述晶振的第三引脚与器件相连,所述晶振的第四引脚与输入端相连;所述抗干扰电路用于降低所述晶振输出所产生的干扰。用于降低所述晶振输出所产生的干扰。用于降低所述晶振输出所产生的干扰。

【技术实现步骤摘要】
一种晶体振荡装置、系统和电子设备


[0001]本申请实施例涉及信息处理领域,尤指一种晶体振荡装置、系统和电子设备。

技术介绍

[0002]图1为晶振工作原理示意图。如图1所示,晶振工作时需要外界给与一个激励,受到激励后就会形成的稳定的频率输出。由于晶振直接连接器件,因此晶振产生的频率和谐波很容易对其他器件造成干扰。

技术实现思路

[0003]为了解决上述任一技术问题,本申请实施例提供了一种晶体振荡装置、系统和电子设备。
[0004]为了达到本申请实施例目的,本申请实施例提供了一种晶体振荡装置,包括晶振和抗干扰电路;其中:
[0005]所述晶振的第一引脚通过所述抗干扰电路与输出端相连,所述晶振的第二引脚接地,所述晶振的第三引脚与器件相连,所述晶振的第四引脚与输入端相连;
[0006]所述抗干扰电路用于降低所述晶振输出所产生的干扰。
[0007]一种晶体振荡系统,包括:
[0008]基板;
[0009]设置在所述基板上的上文所述的晶体振荡装置。
[0010]一种电子设备,包括上文所述的晶体振荡系统。
[0011]上述技术方案中的一个技术方案具有如下优点或有益效果:
[0012]通过在晶振的第一引脚与输出端之间设置抗干扰电路,能够降低晶体振荡装置的输出线路上的干扰,从而可以有效降低对其他器件产生干扰,保证外围器件的接收或发射具有正常性能。
[0013]本申请实施例的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本申请实施例而了解。本申请实施例的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
[0014]附图用来提供对本申请实施例技术方案的进一步理解,并且构成说明书的一部分,与本申请实施例的实施例一起用于解释本申请实施例的技术方案,并不构成对本申请实施例技术方案的限制。
[0015]图1为晶振工作原理示意图;
[0016]图2为本申请实施例提供的晶体振荡装置的示意图;
[0017]图3为晶振的引脚示意图;
[0018]图4(a)为图2所示晶体振荡电路的第一示意图;
[0019]图4(b)为图2所示晶体振荡电路的第二示意图;
[0020]图5(a)为图2所示晶体振荡装置中抗干扰电路的第一示意图;
[0021]图5(b)为图2所示晶体振荡装置中抗干扰电路的第二示意图;
[0022]图6为本申请实施例提供的晶体振荡系统的示意图。
具体实施方式
[0023]为使本申请实施例的目的、技术方案和优点更加清楚明白,下文中将结合附图对本申请实施例的实施例进行详细说明。需要说明的是,在不冲突的情况下,本申请实施例中的实施例及实施例中的特征可以相互任意组合。
[0024]如图2所示,所述晶体振荡装置包括晶振和抗干扰电路;其中:
[0025]所述晶振的第一引脚通过所述抗干扰电路与输出端相连,所述晶振的第二引脚接地,所述晶振的第三引脚与器件相连,所述晶振的第四引脚与输入端相连;
[0026]所述抗干扰电路用于降低所述晶振输出所产生的干扰。
[0027]下面对图2所示晶体振荡装置进行说明:
[0028]本申请所提及的晶振是石英晶体谐振器和石英晶振振荡器的简称。
[0029]其中,石英晶体谐振器一般称它为无源晶振,就是用石英(SiO2)材料做成的石英晶体谐振器(crystal),起产生频率的作用,具有稳定,抗干扰性能良好的,广泛应用于各种电子产品中。石英晶体振荡器被称为有源晶振,石英晶体振荡器(英文:oscillator)是一种能量转换装置
‑‑
将直流电能转换为具有一定频率的交流电能,其构成的电路叫振荡电路。其中它们之间有本质的不同,不能相互替代。
[0030]在本申请实施例中,晶振的作用如下:
[0031]晶振作为被动元器件,主要协助主芯片工作的,提供基准频率,其中,如果晶振的工作频率不稳定会造成相关设备工作频率不稳定。
[0032]晶振具有压电效应,即在晶片两极外加电压后晶体会产生变形,反过来如外力使晶片变形,则两极上金属片又会产生电压。如果给晶片加上适当的交变电压,晶片就会产生谐振,其中谐振频率与石英斜面倾角等有关系,且频率一定。
[0033]晶振利用一种能把电能和机械能相互转化的晶体,在共振的状态下工作可以提供稳定、精确的单频振荡。利用该特性,晶振可以提供较稳定的脉冲,广泛应用于微芯片的时钟电路里。
[0034]本申请实施例提供的晶体振荡电路可以应用于晶体振荡电路、实时晶体振荡电路、声卡晶体和网卡晶体等,此处仅作示例性说明,不做具体限定。
[0035]图2为本申请实施例提供的晶体振荡装置的示意图。以温度检测晶振为例进行说明,图3为晶振的引脚示意图。如图3所示,晶振具有4个引脚,其中XT1为晶振输出,XT2为晶振输入,RT1为温度检测,RT2为晶振的地。
[0036]当晶振工作时,RT1作为温度检测使用,提供温度补偿;XT2作为晶振的输入,起到起振作用;XT1作为晶振的输出,在晶振工作时对外稳定的输出频率。
[0037]专利技术人发现,在晶振输出时,由于没有对晶振输出的本振频率和谐波频率进行抑制,很容易就对其他器件造成干扰,导致外围器件的接收或发射异常,性能恶化。
[0038]基于上述分析,通过在晶振的第一引脚与输出端之间设置抗干扰电路,能够降低
晶体振荡装置的输出线路上的干扰,从而可以有效降低对其他器件产生干扰,保证外围器件的接收或发射具有正常性能。
[0039]进一步的,所述抗干扰电路包括第一子电路和/或第二子电路;其中:
[0040]所述第一子电路用于降低所述晶振的本振频率所产生的干扰;
[0041]所述第二子电路用于降低所述晶振的谐波频率所产生的干扰。
[0042]具体的,如果应用晶振的目标电路对晶振的本振频率所产生的干扰敏感,则可以设置第一子电路;
[0043]如果应用晶振的目标电路对晶振的谐波频率所产生的干扰敏感,则可以设置第二子电路;
[0044]如果应用晶振的目标电路对晶振的本振频率和谐波频率所产生的干扰均敏感,则可以设置第一子电路和第二子电路。
[0045]可选的,在目标电路中同时设置第一子电路和第二子电路,并根据目标电路所存在的干扰对应的干扰源头,使能其中一个子电路处于工作状态。
[0046]具体的,如果应用晶振的目标电路对晶振的本振频率所产生的干扰敏感,则可以使能第一子电路处于导通状态,使能所述第二子电路处于断开状态,达到利用第一子电路降低本振频率产生的干扰的目的。
[0047]如果应用晶振的目标电路对晶振的谐波频率所产生的干扰敏感,则可以使能第二子电路处于导通状态,使能所述第一子电路处于断开状态,达到利用第二子电路降低谐波频率产生的干扰的目的。
[0048]为了实现本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种晶体振荡装置,包括晶振和抗干扰电路;其中:所述晶振的第一引脚通过所述抗干扰电路与输出端相连,所述晶振的第二引脚接地,所述晶振的第三引脚与器件相连,所述晶振的第四引脚与输入端相连;所述抗干扰电路用于降低所述晶振输出所产生的干扰。2.根据权利要求1所述的装置,其特征在于,所述抗干扰电路包括第一子电路和/或第二子电路;其中:所述第一子电路用于降低所述晶振的本振频率所产生的干扰;所述第二子电路用于降低所述晶振的谐波频率所产生的干扰。3.根据权利要求2所述的装置,其特征在于,所述第一子电路包括电阻。4.根据权利要求3所述的装置,其特征在于,所述电阻为大小为0至15欧的可调电阻或大小为0至33欧的可调电阻。5.根据权利要求2所述的装置,其特征在于,所述第二子电路包括电感和电容;其中:所述电感的一端与所述第一引脚相连,所述电感的另一端与所述输出端相连;所述第一引脚与所述电感的一端之间的线路上...

【专利技术属性】
技术研发人员:杨永强
申请(专利权)人:OPPO广东移动通信有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1