PLL滤波器制造技术

技术编号:3462679 阅读:248 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种PLL滤波器,本振驱动模块外接一个频率同最终射频输出信号频率一样的射频本振信号,产生两路正交的射频本振信号,然后通过正交混频器将外接的基带信号I、Q分量进行上变频,得到调制到射频载频的调制信号并将该信号直接作为射频限幅器的一个输入,射频限幅器的另外一个输入为最终射频输出信号的反馈信号,这两路输入信号经射频限幅器限幅后由射频鉴相器直接在射频频率上比较其相位,产生上充电或者下放电信号控制全差分电荷泵的输出,然后经全差分低通滤波器输出一个全差分控制电压控制差分压控振荡器的振荡频率,输出最终射频输出信号。本发明专利技术的PLL滤波器,非线性失真小,输出频谱中的发射杂散少。

【技术实现步骤摘要】

本专利技术涉及一种电子电路,特别涉及一种射频PLL滤波器。
技术介绍
随着无线通信系统的大量应用,空间中同时存在各种频率、各种应用 的无线通信信号。为了保证各个通信系统之间不会互相干扰,所有的通信 标准都对通信系统发射出的信号频谱有严格的限定。对于无线发射系统来 说,发射信号的远端噪声功率是一个苛刻的指标。以GSM系统为例,标准 规定发射频谱,在离发射信号20丽Z位置的噪声能量要低于-162dBc/Hz, 但是对于普通的上调制混频器,其20MHZ地方的底噪声就已经高达 -140 -150dBc/Hz,如果不加入额外的滤波器,对混频器输出信号的远端噪 声进行滤波,将不可能满足系统需求。美国电气电子工程师学会固态电路 杂志2003年4月第38巻第4部分(IEEE Journal of sol id-state circui t, vol.38 No4,即ril 2003)公开了某公司设计实现的一种PLL (锁相回路) 滤波器电路框图,如图1所示,该种电路结构一般称为0ffsetPLL (偏移 式锁相回路)结构,工作原理如下如图所示,外部需要提供一个中频本 振信号(IF L0),该信号本文档来自技高网...

【技术保护点】
一种PLL滤波器,其特征在于,包括本振驱动模块、正交混频器、射频限幅器、射频鉴相器、全差分电荷泵、全差分滤波器、差分压控振荡器;差分压控振荡器输出最终射频输出信号,所述本振驱动模块外接一个频率同最终射频输出信号频率一样的射频本振信号,该本振驱动模块对该射频本振信号进行放大并同时进行相移操作,产生两路正交的射频本振信号,然后通过所述正交混频器,将外接的基带信号I、Q分量进行上变频,得到调制到射频载频的调制信号,该调制信号直接作为所述射频限幅器的一个输入,射频限幅器的另外一个输入直接从所述差分压控振荡器输出的最终射频输出信号反馈回来,射频限幅器分别将这两路输入信号进行限幅,取出其承载的相位信息,所...

【技术特征摘要】

【专利技术属性】
技术研发人员:叶晓斌魏述然
申请(专利权)人:锐迪科科技有限公司
类型:发明
国别省市:HK[]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利