10位AD采样计算电路及其采样方法技术

技术编号:3420511 阅读:1010 留言:0更新日期:2012-04-11 18:40
一种使用10位AD芯片实现0.2级的高测量精度的采样计算电路及测量方法。其采样计算电路包括输入端运算放大电路、大信号计算电路、小信号计算电路和10位AD芯片,其输入端运算放大电路的输出端连接大信号计算电路和小信号计算电路的并联输入端,大信号计算电路和小信号计算电路的输出端分别连接10位AD芯片的对应输入端。其方法是首先使用小信号计算电路的计算,当输入信号大于10位AD芯片量程的0~1/3时,小信号计算电路的AD采样值失真,则舍弃小信号计算电路的采样值,再采用大信号计算电路的AD采样值。本发明专利技术的10位AD采样计算电路,采用10位AD实现了信号全量程的0.2级高精度测量,不但实现了高精度测量的要求,更降低了产品的成本的制造成本。

【技术实现步骤摘要】

本专利技术涉及一种前级运算调制电路中的采样电路,特别地涉及一种10位 AD采样计算电路及其采样方法。
技术介绍
为了达到高精度的测量,目前国内普遍采用12位AD实现0.2级(2%>) 的电信号测量精度。由于10位AD的理论最高精度仅为0.2级,因此很少使用 10位AD来实现0. 2级测量精度。但12位AD的芯片的成本要比10位AD芯片 的成本高很多,故使用12位AD将增加产品成本。
技术实现思路
本专利技术的目的第一方面是为了解决10位AD芯片不能实现0. 2级髙精度测 量的问题,提供一种使用10位AD芯片实现0. 2级的高测量精度的采样计算电 路。本专利技术第二方面的目的是提供一种使用10位AD芯片实现0. 2级高精度测 量的方法。本专利技术所解决的技术问题可以采用以下技术方案来实现 IO位AD采样计算电路,包括输入端运算放大电路、大信号计算电路、小 信号计算电路和10位AD芯片,其特征在于所述输入端运算放大电路的输出 端连接大信号计算电路和小信号计算电路的并联输入端,大信号计算电路的输 出端连接10位AD芯片的输入端AD1,小信号计算电路的输出端连接10位AD 芯片的输入端AD2。本专利技术中,所述输入端放大电路包括一个运算放大器U3,输入信号连接运 算放大器U3的正输入端,运算放大器U3的负输入端连接运算放大器U3的输 出端,运算放大器U3的输出端再连接大信号计算电路和小信号计算电路的并 联输入端。所述大信号计算电路,包括运算放大器U1、电阻R1、 R2、 R3、 R4和电容C1,大信号计算电路的输入端连接电阻R4,电阻R4的另一端连接电阻R3、 R2和运算放大器Ul的负输入端,电阻R3的另一端连接输入信号的直流分量, 运算放大器U1的正输入端接地,运算放大器U1的输出端连接电阻R2的另一 端和电阻R1,电阻R1的另一端连接电容C1和10位AD芯片的输入端AD1,电 容C1的另一端接地。所述小信号计算电路,包括运算放大器U2、电阻R5、 R6、 R7、 R8和电 容C2,小信号计算电路的输入端连接电阻R8,电阻R8的另一端连接电阻R7、 R6和运算放大器U2的负输入端,电阻R7的另一端连接输入信号的直流分量, 运算放大器U2的正输入端接地,运算放大器U2的输出端连接电阻R6的另一 端和电阻R5,电阻R5的另一端连接电容C2和10位AD芯片的输入端AD2,电 容C2的另一端接地。所述电阻R4的阻值约为电阻R8阻值的三倍。IO位AD采样计算方法,包括如下步骤1、 通过运算放大电路将输入信号调整到适合10位AD芯片的量程;2、 当输入信号为10位AD芯片量程的0 l/3时,通过小信号计算电路由 IO位AD芯片计算实际值。3、 当输入信号为10位AD芯片量程的2/3 满量程时,通过大信号计算电 路由IO位AD芯片计算实际值。本专利技术中,可首先使用小信号计算电路的计算,当输入信号大于10位AD 芯片量程的0 l/3时,小信号计算电路的AD采样值失真,则舍弃小信号计算 电路的采样值,再采用大信号计算电路的AD采样值。本专利技术的10位AD采样计算电路,采用10位AD实现了信号全量程的0.2 级高精度测量,不但实现了高精度测量的要求,更降低了产品的成本的制造成 本。以下结合附图和具体实施方式来进一步说明本专利技术。 图l为本专利技术的电路图。具体实施方式为了使本专利技术实现的技术手段、创作特征、达成目的与功效易于明白了解, 下面结合具体图示,进一步阐述本专利技术。如附图说明图1所示,IO位AD采样计算电路,包括输入端运算放大电路1、大信 号计算电路2、小信号计算电路3和10位AD芯片4,输入端运算放大电路1 的输出端连接大信号计算电路2和小信号计算电路3的并联输入端,大信号计 算电路2的输出端连接10位AD芯片4的输入端AD1,小信号计算电路3的输 出端连接10位AD芯片4的输入端AD2。输入端放大电路1包括一个运算放大器U3,输入信号SigAl连接运算放大 器U3的正输入端,运算放大器U3的负输入端连接运算放大器U3的输出端, 运算放大器U3的输出端连接大信号计算电路和小信号计算电路的输入端。大信号计算电路2,包括运算放大器U1、电阻R1、 R2、 R3、 R4和电容C1, 大信号计算电路2的输入端连接电阻R4,电阻R4的另一端连接电阻R3、 R2 和运算放大器U1的负输入端,电阻R3的另一端连接输入信号的直流分量Vref, 运算放大器Ul的正输入端接地,运算放大器Ul的输出端连接电阻R2的另一 端和电阻R1,电阻R1的另一端连接电容C1和10位AD芯片的输入端AD1,电 容C1的另一端接地。小信号计算电路3,包括运算放大器U2、电阻R5、 R6、 R7、 R8和电容C2, 小信号计算电路3的输入端连接电阻R8,电阻R8的另一端连接电阻R7、 R6 和运算放大器U2的负输入端,电阻R7的另一端连接输入信号的直流分量Vref , 运算放大器U2的正输入端接地,运算放大器U2的输出端连接电阻R6的另一 端和电阻R5,电阻R5的另一端连接电容C2和10位AD芯片的输入端AD2,电 容C2的另一端接地。通过运算放大电路4,在其输出端得到适合10位AD芯片量程的信号Sig_I, 当输入信号为10位AD芯片量程的0 1/3时,通过小信号计算电路由IO位AD 芯片计算实际值,当输入信号为10位AD芯片量程的2/3 满量程时,通过大 信号计算电路由10位AD芯片计算实际值。由图l的电路图可以看出,大信号计算电路的Big一Sig二Sig一1*歸4) +,/ref*(R2/R3); 小信号计算电路的Smal1—S i g=Si g—I*(R6/R8)十Vref*(R6/R7); 通常R2=R3=R6=R7,所以以上两式可如下化简 Big一Sig: (Sig—M2/R4) +Vref; Small—Sig= (Sig—I*R2/R8)十Vref;由于小信号计算电路只计算0 l/3量程的输入信号,电阻R8的阻值应为 电阻R4阻值的三分之一,在实际中电阻R8的阻值可略小于电阻R4阻值的三分之一。在实际的采样计算时,可首先使用小信号计算电路的计算,当输入信号大 于10位AD芯片量程的0 l/3时,小信号计算电路的AD采样值失真,则舍弃 小信号计算电路的采样值,再采用大信号计算电路的AD采样值。以上显示和描述了本专利技术的基本原理和主要特征和本专利技术的优点。本行业 的技术人员应该了解,本专利技术不受上述实施例的限制,上述实施例和说明书中 描述的只是说明本专利技术的原理,在不脱离本专利技术精神和范围的前提下,本专利技术 还会有各种变化和改进,这些变化和改进都落入要求保护的本专利技术范围内。本 专利技术要求保护范围由所附的权利要求书及其等效物界定。权利要求1、一种10位AD采样计算电路,包括输入端运算放大电路、大信号计算电路、小信号计算电路和10位AD芯片,其特征在于所述输入端运算放大电路的输出端连接大信号计算电路和小信号计算电路的并联输入端,大信号计算电路的输出端连接10位AD芯片的输入端AD1,小信号计算电路的输出端连接10位AD芯片的输入端AD2。2、 如权利要求1所述的电路,其特征在于所述输入端放大电路包括一 个运算放大器U3,输入信号连接运算放大器U3的正输入端,运算放大器U3 的负本文档来自技高网...

【技术保护点】
一种10位AD采样计算电路,包括输入端运算放大电路、大信号计算电路、小信号计算电路和10位AD芯片,其特征在于:所述输入端运算放大电路的输出端连接大信号计算电路和小信号计算电路的并联输入端,大信号计算电路的输出端连接10位AD芯片的输入端AD1,小信号计算电路的输出端连接10位AD芯片的输入端AD2。

【技术特征摘要】

【专利技术属性】
技术研发人员:叶桂军周青
申请(专利权)人:上海广电电气集团有限公司
类型:发明
国别省市:31[中国|上海]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利