【技术实现步骤摘要】
一种GOA电路、阵列基板及显示屏
[0001]本申请涉及半导体电路
,具体而言,涉及一种GOA电路、阵列基板及显示屏。
技术介绍
[0002]显示屏中通常包括多个GOA(Gate Driver On Array,阵列基板行驱动技术)电路,在工作的过程中,每个GOA电路接收到对应的输入信号,并在GOA电路的下拉电压线上的晶体管上产生正偏压。当各GOA电路的下拉电压线上的晶体管的正偏压保持一致时,电子显示屏的显示效果较佳。
[0003]然而,由于多个电路对应的输入信号并不相同,难以保证各GOA电路的下拉电压线上的晶体管的正偏压保持一致,进而导致显示屏的显示效果不佳。
技术实现思路
[0004]本申请的目的在于提供一种GOA电路、阵列基板及显示屏,可以使各GOA电路的下拉电压线上的晶体管的正偏压保持一致,进而导致显示屏的显示效果较佳。
[0005]本申请的实施例是这样实现的:
[0006]本申请实施例的一方面,提供一种GOA电路,包括:上拉控制模块、上拉输出模块、下拉控制模块、下拉输出 ...
【技术保护点】
【技术特征摘要】
1.一种GOA电路,其特征在于,包括:上拉控制模块、上拉输出模块、下拉控制模块、下拉输出模块;所述下拉控制模块分别与所述上拉控制模块、所述上拉输出模块以及所述下拉输出模块电连接,所述上拉输出模块还与所述下拉输出模块电连接;所述下拉控制模块包括:电压拉低单元、上拉电压线以及至少一个下拉电压线;所述电压拉低单元用于拉低所述至少一个下拉电压线的电位。2.如权利要求1所述的电路,其特征在于,所述下拉电压线包括:第一下拉电压线和第二下拉电压线,所述电压拉低单元包括:第一晶体管和第二晶体管;所述第一晶体管的第一端与所述第一下拉电压线连接,所述第一晶体管的第二端与所述GOA电路的低压输入端连接;所述第二晶体管的第一端与所述第二下拉电压线连接,所述第二晶体管的第二端与所述GOA电路的低压输入端连接;所述第一晶体管的第三端和所述第二晶体管的第三端分别为栅极,且分别用于接入外接信号。3.如权利要求2所述的电路,其特征在于,所述第一晶体管所接入的外接信号为第一漏极电源电压信号,所述第二晶体管所接入的外接信号为第二漏极电源电压信号。4.如权利要求2所述的电路,其特征在于,所述第一晶体管所接入的外接信号以及所述第二晶体管所接入的外接信号均为脉冲信号。5.如权利要求1所述的电路,其特征在于,所述电压拉低单元包括:第三晶体管;所述第三晶体管的第一端和第三端均接入复位信号,所述第三晶体管的第...
【专利技术属性】
技术研发人员:吴伊,颜尧,韦尉尧,
申请(专利权)人:深圳市柔宇科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。