多电源区域的数据保存装置制造方法及图纸

技术编号:3409581 阅读:161 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开一种多电源区域的数据保存装置,包括:一时钟脉冲路径,可接收一时钟脉冲信号;一第一锁存器,受控于该时钟脉冲信号;一数据递送路径,位于一数据输入端与一数据输出端之间,而该第一锁存器设置在该数据输入端与该数据输出端之间;一第二锁存器,于一节点连接于该数据递送路径,而该节点设置在该第一锁存器与该数据输出端之间,使该第二锁存器可根据一数据保存信号在一睡眠模式时保留该数据信号;一三态输出逻辑元件,该三态输出逻辑元件配置在该数据传递路径上且受控于该数据保存信号,使得该三态输出逻辑元件在该睡眠模式时可以阻断该数据递送路径。

【技术实现步骤摘要】

本专利技术涉及一种数据保存装置,尤其涉及一种多电源区域的数据保存装置
技术介绍
众所周知,许多半导体集成逻辑装置(semiconductor integrated logic device)已经可以提供多个电源区域(multi power domains),并使逻辑装置运用 在操作模式(operational mode)以及睡眠模式(sleep mode)。在操作模式下,所 有的电源区域皆可正常的供应电源,使得逻辑装置正常的工作。而在睡眠模 式下,仅有部分电源区域可供应逻辑装置中部分元件用以减少电能的损耗, 而逻辑装置中另一部分元件则继续供应电源用以避免逻辑装置内的数据与 设定值消失。因此,当逻辑装置再次回到操作模式时,即可根据之前的数据 以及设定值来正常动作。再者,为了要让逻辑装置在睡眠模式时存储数据与设定值,多电源区域 的数据保存装置就应运而生。请参照图1,其为已知数据保存装置。该数据 保存装置公开于美国专利US7180348,运用于操作与睡眠模式的数据存储装 置与方法"circuit and method for storing data in operational an本文档来自技高网...

【技术保护点】
一种数据保存装置,包括:    一时钟脉冲路径,可接收一时钟脉冲信号;    一第一锁存器,受控于该时钟脉冲信号;    一数据递送路径,位于一数据输入端与一数据输出端之间,而该第一锁存器设置在该数据输入端与该数据输出端之间,使得一数据信号可输入该数据输入端并且根据该时钟脉冲信号而被存储在该第一锁存器并沿着该数据递送路径传递至该数据输出端;    一第二锁存器,于一节点连接于该数据传递路径,而该节点设置在该第一锁存器与该数据输出端之间,使该第二锁存器可根据一数据保存信号在一睡眠模式时保留该数据信号;以及    一三态输出逻辑元件,该三态输出逻辑元件配置在该数据传递路径上且受控于该数据保存信号,...

【技术特征摘要】

【专利技术属性】
技术研发人员:吴政晃杨智文
申请(专利权)人:智原科技股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利