电子电位器制造技术

技术编号:3409127 阅读:113 留言:0更新日期:2012-04-11 18:40
电子电位器,减少开关接通电阻造成的误差。由输入端连接在信号输入端子1上的第1衰减器2、连接在第1衰减器2的输出端和输出缓冲器8的输入端之间的第1开关S1、第2衰减器3、连接在该第2衰减器3的输出端和输出缓冲器8的输入端之间的第2开关S2、串联连接在信号输入端子1上的三个衰减器4、5、6、连接在该3个衰减器的各输出端和上述第2衰减器3的输入端之间的切换器7构成。切换器7由一端连接在上述三个衰减器的输出端上,另一端连接在上述第2衰减器3的输入端的电阻和开关的三个串联电路(R1和S3、R2和S4、R3和S5),以及串联连接在该串联电路的另一端与接地之间的电阻和开关的一个串联电路(R4和S6)构成。

【技术实现步骤摘要】

本专利技术涉及可消除由开关的接通电阻造成的误差成分,实现高精度衰减量的电子电位器
技术介绍
作为现用的电子电位器,大多具有采用图6所示的加权方式的电路。在图6之中,1为信号输入端子,R51~R62是电阻,S51~S62是开关,8是具有电压输出器结构的输出缓冲器,9是信号输出端子。在该电子电位器之中,通过选择打开开关S51~S54中的任何一个,即可在电阻R51~R54的电阻组中实现以1dB为一档的0~-3dB的衰减量。此外,通过选择打开开关S56~S62中的任意一个,即可在电阻R55~R62的电阻组中实现以4dB为一档的-4~-28dB的衰减量。因此通过组合开关组S51~S54中的一个打开的开关与开关S55~S62中的一个打开的开关,即可实现以1dB为一档的0~-31dB的衰减量。特许文献1中即记述了此种加权方式的电子电位器。(特许文献1)特开平11-177371号公报。然而,在图6所示的电子电位器之中,当通过打开开关S51和S55实现衰减量0dB时,虽然因与电阻R51~R62无关,并没有什么问题,但在其余的开关组合之中,因开关接通电阻造成的误差会变大,例如当打开开关S52和S56时,形成图7所示的等效电路,由于开关52的接通电阻r52对电阻分割比产生影响,因而会出现不同于由电阻R51~R62决定的衰减量。但由于输出缓冲器8的输入阻抗大,不通电流,因而不受开关S56的接通电阻r56的影响。如上所述,图6的电子电位器存在着因信号输入端子1一侧的各开关S51~S54的接通电阻,衰减量偏离设计值的问题。于是又产生了为了减少该开关S51~S54的接通电阻而加大构成该开关的MOS晶体管尺寸的需求,存在使电子电位器大型化的问题。
技术实现思路
本专利技术的目的在于提供一种通过消除开关的接通电阻而解决了上述问题的电子电位器。权利要求1涉及的专利技术,其特征在于包括串联在信号输入端子上的N个(N≥2)衰减器;由连接在该N个衰减器的各个输出端的1个开关和1个电阻构成的N个串联电路、由串联连接在该N个串联电路的另一端与接地之间的1个开关和1个电阻构成的1个串联电路构成的切换器;以及输入端与该切换器的上述N个串联电路的输出端连接的输出缓冲器,将上述N个串联电路的各个开关与上述1个串联电路的开关设定为同一接通电阻,并将上述N个串联电路的各电阻和上述1个串联电路的电阻设定为同一阻值。权利要求2涉及的专利技术,根据权利要求1所述的电子电位器,其特征在于具有将输入端连接在上述信号输入端子上的第1衰减器、连接在该第1衰减器的输出端与上述输出缓冲器的输入端之间的第1开关、将输入端连接在上述切换器的上述N个串联电路的输出端上的第2衰减器、连接在第2衰减器的输出端与上述输出缓冲器的输入端之间的第2开关。权利要求3涉及的专利技术,根据权利要求2所述的电子电位器,其特征在于通过串联在上述信号输入端子与接地之间的M个(M≥2)的电阻、以及一端连接在该M个的各电阻上,另一端共同连接在上述第1开关上的M个开关实现上述第1衰减器,以及通过串联连接在上述切换器的输出端与接地之间的M个电阻、以及一端连接在该M个的各电阻上,另一端共同连接在上述第2开关上的M个开关实现上述第2衰减器。若采用权利要求1、2涉及的专利技术,由于可消除对电阻分割比造成影响的开关接通电阻,因而具有不仅可实现高精度的衰减量,还因为不必增加构成该开关的MOS晶体管的尺寸因而可实现电子电位器的整体小型化的优点。此外,若采用权利要求3涉及的专利技术,由于分别用晶体管构成第1衰减器的M个开关和第2衰减器的M个开关时,可用共用的驱动器驱动第1衰减器的一个开关和第2衰减器的一个开关,因而可用M个驱动器驱动第1及第2衰减器,从而简化了驱动电路。附图说明图1是本专利技术的电子电位器的基本框图。图2是图1的衰减器4-7的具体电路的电路图。图3是图1的衰减器4-7的另一种具体电路的电路图。图4是具体的电子电位器的电路图。图5是另一种具体的电子电位器的电路图。图6是现用的电子电位器的电路图。图7是用来说明图6动作的电路图。具体实施例方式图1是用来说明本专利技术的电子电位器的原理的框图。其中1为信号输入端子,2为第1衰减器(衰减量A1),3为第2衰减器(衰减量A2),4为第3衰减器(衰减量A3),5为第4衰减器(衰减量A4),6为第5衰减器(衰减量A5),7为切换器(衰减量A6),8为采用电压输出器结构的输出缓冲器,9为信号输出端子。S1~S6为开关,尤其是切换器7的开关S3-S6的接通电阻为同一值。此外,切换器7的电阻R1~R4为同值电阻。在该电子电位器之中,当只打开开关S1时,可实现衰减器2的衰减量A1。由于这时的输出缓冲器8的输入阻抗大,因而开关S1中没有电流,该开关S1的接通电阻不会对电路造成影响。接着,当关闭开关S1、S4、S5,打开开关S2、S3、S6时,通过将衰减器3的衰减量A2和衰减器4的衰减量A3相加,即可实现切换器7的电阻R1和R4的衰减量A6相加的衰减量。这时,由于电阻R1和R4为同一阻值,开关S3和S6的接通电阻也相同,因而该衰减量A6为1/2(=-6dB)。因此,此时的衰减量为A2+A3+A6。这时无论开关S3、S6的接通电阻为何种值(但为同值),衰减量A6均不会偏离-6dB。由于输出缓冲器8的输入阻抗大,因而开关S2中没有电流,该开关S2的接通电阻不会对电路造成影响。接着,关闭开关S1、S3、S5,打开开关S2、S4、S6时,通过将衰减器3的衰减量A2和衰减器4的衰减量A3,衰减器5的衰减量A4相加,即可实现切换器7的电阻R2和R4的衰减量A6相加的衰减量。这时,由于电阻R2和R4为同一阻值,开关S4和S6也有相同的接通电阻,因而该衰减量A6为1/2(=-6dB)。因此,这时的衰减量为A2+A3+A4+A6。这时无论开关S4、S6的接通电阻为何种值(但为同值),衰减量A6均不会偏离-6dB。接着关闭开关S1、S3、S4,打开开关S2、S5、S6时,衰减器3的衰减量A2和衰减器4的衰减量A3、衰减器5的衰减量A4、衰减器6的衰减量A5相加,可实现切换器7的电阻R3和R4的衰减量A6相加的衰减量。这时,由于电阻3和电阻4同值,开关S5和S6也为同一接通电阻,因而该衰减量A6为1/2(=-6dB)。因此,此时的衰减量为A2+A3+A4+A5+A6。这时,无论开关S5、S6的接通电阻为何值(但为同值),衰减量A6均不会偏离-6dB。从上述可知,开关S3~S6的接通电阻已被消除,该接通电阻不会对电路造成影响。此外,由于不必将该接通电阻设定得很小,因而也不必将构成开关的MOS晶体管的尺寸设定得特别小。图2是具体表示图1的衰减器4~6和切换器7的部分的电路,电阻R5~R10构成了该衰减器4~6。此外,图3是又一种具体表示衰减器4~6和切换器7的部分的电路,电阻R11~R20构成了该衰减器4~6。在图3所示的衰减器4~6之中,通过适当设定电阻R11~R20的阻值,无论开关S3~S5中的任何一个处于打开的情况下,均可使输入阻抗大体保持一定的值。图4是表示整个电子电位器具体构成的电路图。衰减器2由电阻R21~R29和开关S21~S28构成,如果只打开该开关S21,则为0dB,如果只打开开关S22,则为-1dB,如果只打开本文档来自技高网
...

【技术保护点】
一种电子电位器,其特征在于包括:串联在信号输入端子上的N个(N≥2)衰减器、由连接在该N个衰减器的各个输出端的1个开关和1个电阻构成的N个串联电路、和由串联连接在该N个串联电路的另一端与接地之间的1个开关和1个电阻构成的1个 串联电路构成的切换器、以及输入端与该切换器的上述N个串联电路输出端连接的输出缓冲器,将上述N个串联电路的各个开关与上述1个串联电路的开关设定为同一接通电阻,并将上述N个串联电路的各电阻和上述1个串联电路的电阻设定为同一阻抗值 。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:杉本芳嗣
申请(专利权)人:新日本无线株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利