当前位置: 首页 > 专利查询>泰拉丁公司专利>正文

具有任意频率控制时钟的DDS电路制造技术

技术编号:3399376 阅读:206 留言:0更新日期:2012-04-11 18:40
用直接数字合成发生频谱上纯的、灵活的时钟的测试系统。时钟用于自动测试系统的模拟和数字装置。DDS电路与测试系统时钟同步,因为它用发生自系统时钟的DDS时钟来定时。通过使用跟踪相对于系统时钟的累加相位的并行累加器,减小了累加相位误差。在重合点,DDS累加器的累加相位被复位成系统累加器的值。(*该技术在2024年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术一般涉及信号发生,尤其是涉及以灵活方式发生周期信号。
技术介绍
直接数字合成(“DDS”)是一种用于发生需要控制一个或多个信号属性的周期信号的技术。可通过DDS控制周期或波形来发生模拟信号。图1显示了传统DDS结构,DDS 100用于发生正弦波,正弦波然后转化为双值时钟(two-valued clock)。DDS 100接收累加器时钟CLKACC和表示相位增量的数字输入信号ΦInc。DDS输出信号FOUT。可通过改变CLKACC的频率及/或改变相位增量ΦInc来设定FOUT的频率。工作时,累加器110在每一个CLKACC循环产生新输出值ΦAcc。为了产生每个新值,累加器110将ΦInc加到它当前的内容上。如图1所示,累加器110可由加法器110a和寄存器110b构成。累加器110的值用作正弦单元112的控制输入。正弦单元112将每个相位值ΦAcc转化成相应的振幅值。在图示中,DDS信号发生器正产生正弦波,因此,振幅值与值ΦAcc通过函数sin(ΦAcc)相关。正弦单元112可采用数学引擎(math engine)来发生所需要的输出,数学引擎为配置成产生与输入信号有特定数本文档来自技高网...

【技术保护点】
一种使在DDS频率上定时的DDS电路与第一时钟同步的方法,DDS的第一相位增量根据第一时钟的周期来指定,所述方法包括:a)在来自第一时钟的DDS频率上发生时钟;b)通过与DDS时钟的频率和第一时钟的频率之间的比率成比例地缩放 第一相位增量来产生DDS相位增量;及c)在DDS电路内的DDS累加器中累加DDS相位增量,DDS电路通过在DDS频率上的时钟来定时。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:詹森梅西耶
申请(专利权)人:泰拉丁公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1