【技术实现步骤摘要】
移位寄存单元及其驱动方法、栅极驱动电路、显示设备
[0001]本申请涉及显示
,具体而言,本申请涉及一种移位寄存单元及其驱动方法、栅极驱动电路、显示设备。
技术介绍
[0002]移位寄存器通常包括多个级联的移位寄存单元,每个移位寄存单元用于驱动一行像素单元,由该多个级联的移位寄存单元可以实现对显示面板中各行像素单元的逐行扫描驱动,以显示图像。
[0003]传统的移位寄存单元的下拉模块由于漏电流存在,会在储能模块工作时导致上拉节点的电压无法抬升至预设电压值,尤其是在高刷新率面板应用时,由于像素充电时间短,需要保证上拉节点的电压的质量,从而使像素TFT(Thin Film Transistor,薄膜晶体管)完全打开,以便保证像素充电率,若上拉节点的电压无法达到预设电压值或存在压降等问题,会导致在较短的时间内无法达到预定的充电效率,从而导致像素充电不足,显示面板灰阶亮度显示异常或出现暗线等不良。
技术实现思路
[0004]本申请针对现有方式的缺点,提出一种移位寄存单元及其驱动方法、栅极驱动电路、显示设 ...
【技术保护点】
【技术特征摘要】
1.一种移位寄存单元,其特征在于,包括:输入模块,与输入端、上拉节点都电连接;输出模块,与时钟信号端、输出端、所述上拉节点都电连接;储能模块,两端分别与所述上拉节点、所述输出端电连接;第一下拉模块,与第一下拉节点、第一信号端、所述输出端都电连接;第二下拉模块,与所述上拉节点、所述第一下拉节点、所述第一信号端都电连接;在第一阶段,所述输入模块导通,将所述输入端的第一电压传输至所述上拉节点,所述输出模块根据所述第一电压导通;在第二阶段,所述输入模块关断,所述输出模块用于将所述时钟信号端的高电平的时钟信号输出至所述输出端;所述第一下拉模块用于根据所述高电平的时钟信号导通,将所述第一信号端的第三电压传输至所述第一下拉节点,所述第二下拉模块根据所述第三电压保持在关闭状态,使得所述储能模块根据所述高电平的时钟信号,将所述上拉节点从第一电压抬升至并保持在第二电压。2.根据权利要求1所述的移位寄存单元,其特征在于,还包括:第三下拉模块和第二信号端;所述第三下拉模块,与所述第二信号端、所述上拉节点、所述第一下拉节点、所述第一信号端都电连接;在第一阶段,所述第三下拉模块用于根据所述第一电压,将所述第一下拉节点与所述第一信号端导通,使得所述第一下拉节点的电压变为所述第三电压;所述第二下拉模块用于根据所述第三电压关闭。3.根据权利要求2所述的移位寄存单元,其特征在于,还包括:第四下拉模块,与所述第一下拉节点、所述输出端、所述第一信号端都电连接;在第一阶段,所述第四下拉模块用于根据所述第一下拉节点的第三电压关闭;在第二阶段,所述第四下拉模块用于根据所述第一下拉节点的第三电压保持关闭。4.根据权利要求1所述的移位寄存单元,其特征在于,所述第一下拉模块包括:第一晶体管;所述第一晶体管的栅极与所述输出端电连接,所述第一晶体管的漏极与所述第一下拉节点电连接,所述第一晶体管的源极与所述第一信号端电连接。5.根据权利要求1所述的移位寄存单元,其特征在于,还包括:第五下拉模块、第六下拉模块和第二下拉节点;所述第五下拉模块,与所述第二下拉节点、所述第一信号端、所述输出端都电连接;所述第六下拉模块,与所述上拉节点、所述第二下拉节点、所述第一信号端都电连接。6.根据权利要求5所述的移位寄存...
【专利技术属性】
技术研发人员:付帮然,龚敬文,张松鹤,王英,谷晓俊,
申请(专利权)人:北京奕斯伟计算技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。