一种QC-LDPC译码器的处理方法及装置制造方法及图纸

技术编号:33534789 阅读:20 留言:0更新日期:2022-05-19 02:13
本发明专利技术涉及通信技术领域,尤其涉及一种QC

【技术实现步骤摘要】
一种QC

LDPC译码器的处理方法及装置


[0001]本专利技术涉及通信
,尤其涉及一种QC

LDPC译码器的处理方法及装置。

技术介绍

[0002]目前,QC

LDPC(Quasi

Cyslic Low Density Parity Check Code,准循环低密度奇偶校验码)码由于其出色的纠错性能,被广泛应用于无线通信协议中,如IEEE802.11n/ac/ax。通常,QC

LDPC译码器会直接将接收到的用户数据进行繁复地译码,还要考虑到各种协议的需求,导致QC

LDPC译码器的工作效率降低。

技术实现思路

[0003]本申请实施例通过提供一种QC

LDPC译码器的处理方法及装置,解决了现有技术中QC

LDPC译码器的工作效率降低的技术问题,实现了提高QC

LDPC译码器的工作效率,使QC

LDPC译码器能够兼容QC

LDPC码的不同码长码率,进而使QC

LDPC译码器能根据不同的协议,灵活实时地进行工作等技术效果。
[0004]第一方面,本专利技术实施例提供一种QC

LDPC译码器的处理方法,包括:
[0005]获取QC

LDPC译码器的软信息;
[0006]对所述软信息进行字段拼接,得到拼接码块集;
[0007]对所述拼接码块集进行译码,得到译码信息字段;
[0008]将译码信息字段中的缩零比特删除,得到标准信息字段。
[0009]优选的,所述获取QC

LDPC译码器的软信息,包括:
[0010]在获取所述软信息之后,将所述软信息进行缓存,其中,所述缓存包括先进先出缓存。
[0011]优选的,所述将所述软信息进行缓存,包括:
[0012]根据所述QC

LDPC译码器的调制方式和天线数,将所述软信息进行缓存。
[0013]优选的,所述对所述软信息进行字段拼接,包括:
[0014]在对所述缓存中的所述软信息进行读取的过程中,在每从所述软信息中读取一个码字时,在所述码字的信息比特和校验比特之间增加缩零比特,其中,所述缩零比特是根据所述软信息对应的码字的总数和所述软信息对应的缩零比特的总数确定的。
[0015]优选的,若在所述码字的所述校验比特后面存在所述码字的复制比特,则所述方法还包括:
[0016]删除所述复制比特;
[0017]若在所述码字的所述校验比特后面未存在所述码字的删余比特,则所述方法还包括:
[0018]在所述校验比特后面增加所述删余比特。
[0019]优选的,所述得到拼接码块集,包括:
[0020]在每从所述软信息中读取一个码字时,根据该码字的码长,得到该码字的拼接码
块;若该码字的拼接码块的位宽未达到位宽阈值,则将该码字的拼接码块的位宽填充至所述位宽阈值。
[0021]基于同一专利技术构思,第二方面,本专利技术还提供一种QC

LDPC译码器的处理装置,包括:
[0022]获取模块,用于获取QC

LDPC译码器的软信息;
[0023]预处理模块,用于对所述软信息进行字段拼接,得到拼接码块集;
[0024]译码模块,用于对所述拼接码块集进行译码,得到译码信息字段;
[0025]后处理模块,用于将译码信息字段中的缩零比特删除,得到标准信息字段。
[0026]优选的,获取模块,具体用于:
[0027]在获取所述软信息之后,将所述软信息进行缓存,再从所述缓存中读取所述软信息,其中,所述缓存包括先进先出缓存。
[0028]基于同一专利技术构思,第三方面,本专利技术提供一种QC

LDPC译码器,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时实现QC

LDPC译码器的处理方法的步骤。
[0029]基于同一专利技术构思,第四方面,本专利技术提供一种可读存储介质,所述可读存储介质上存储有计算机程序,该程序被处理器执行时实现QC

LDPC译码器的处理方法的步骤。
[0030]本专利技术实施例中的一个或多个技术方案,至少具有如下技术效果或优点:
[0031]在本专利技术实施例中,在获取QC

LDPC译码器的软信息后,对软信息进行字段拼接,得到拼接码块集。这里,对软信息进行预处理,将软信息进行字段拼接,同时对正在字段拼接的软信息进行分块处理,得到拼接码块集,便于对拼接码块集进行译码处理,提高了QC

LDPC译码器的工作效率,使QC

LDPC译码器能够兼容QC

LDPC码的不同码长码率,进而使QC

LDPC译码器能根据不同的协议,灵活实时地进行工作。在将拼接码块集进行译码后,得到了译码信息字段,再对译码信息字段进行后处理,即将译码信息字段中的缩零比特删除,得到了标准信息字段,以供后续高层设备直接进行应用,提高了QC

LDPC译码器的工作效率。
附图说明
[0032]通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本专利技术的限制。而且在整个附图中,用相同的参考图形表示相同的部件。在附图中:
[0033]图1示出了本专利技术实施例中的QC

LDPC译码器的处理方法的步骤流程示意图;
[0034]图2示出了本专利技术实施例中的软信息的格式的结构示意图;
[0035]图3示出了本专利技术实施例中的读取的一个码字的结构示意图;
[0036]图4示出了本专利技术实施例中的字段拼接后的码字的结构示意图;
[0037]图5示出了本专利技术实施例中的QC

LDPC译码器的处理装置的模块示意图。
具体实施方式
[0038]下面将参照附图更详细地描述本公开的示例性实施例。虽然附图中显示了本公开的示例性实施例,然而应当理解,可以以各种形式实现本公开而不应被这里阐述的实施例所限制。相反,提供这些实施例是为了能够更透彻地理解本公开,并且能够将本公开的范围
完整的传达给本领域的技术人员。
[0039]实施例一
[0040]本专利技术第一实施例提供了一种QC

LDPC译码器的处理方法,如图1所示,包括:
[0041]S101,获取QC

LDPC译码器的软信息;
[0042]S102,对软信息进行字段拼接,得到拼接码块集;
[0043]S10本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种QC

LDPC译码器的处理方法,其特征在于,包括:获取QC

LDPC译码器的软信息;对所述软信息进行字段拼接,得到拼接码块集;对所述拼接码块集进行译码,得到译码信息字段;将译码信息字段中的缩零比特删除,得到标准信息字段。2.如权利要求1所述的方法,其特征在于,所述获取QC

LDPC译码器的软信息,包括:在获取所述软信息之后,将所述软信息进行缓存,其中,所述缓存包括先进先出缓存。3.如权利要求2所述的方法,其特征在于,所述将所述软信息进行缓存,包括:根据所述QC

LDPC译码器的调制方式和天线数,将所述软信息进行缓存。4.如权利要求2所述的方法,其特征在于,所述对所述软信息进行字段拼接,包括:在对所述缓存中的所述软信息进行读取的过程中,在每从所述软信息中读取一个码字时,在所述码字的信息比特和校验比特之间增加缩零比特,其中,所述缩零比特是根据所述软信息对应的码字的总数和所述软信息对应的缩零比特的总数确定的。5.如权利要求4所述的方法,其特征在于,若在所述码字的所述校验比特后面存在所述码字的复制比特,则所述方法还包括:删除所述复制比特;若在所述码字的所述校验比特后面未存在所述码字的删余比特,则所述方法还包括:在所述校验比特后面增加所述删...

【专利技术属性】
技术研发人员:吴玉俊吴斌周小平
申请(专利权)人:浙江科睿微电子技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1