控制电路以及对应方法技术

技术编号:33342981 阅读:19 留言:0更新日期:2022-05-08 09:29
本公开的实施例涉及控制电路以及对应方法。一种电路接收具有第一电平和第二电平的输入信号。逻辑电路包括有限状态机电路、边沿检测电路和定时器电路。所述有限状态机电路被配置为设置所述电路的操作模式。所述边沿检测电路被配置为检测在所述第一电平与所述第二电平之间的转换。所述定时器电路被配置为确定所述第一电平或所述第二电平是否被维持超过时段,所述时段从由所述边沿检测电路检测到的转换开始。所述有限状态机电路被配置为基于所述定时器电路确定所述第一电平或所述第二电平已被维持超过所述时段而改变所述操作模式。已被维持超过所述时段而改变所述操作模式。已被维持超过所述时段而改变所述操作模式。

【技术实现步骤摘要】
控制电路以及对应方法
[0001]相关申请的交叉引用
[0002]本申请要求于2020年11月6日提交的意大利申请第102020000026530号的优先权,该申请在此通过引用整体并入本文。


[0003]本公开大体上涉及用于电子电路的控制逻辑,并且在特定实施例中,涉及经由单个引脚动态地管理用于设备和外部时钟的两种不同操作模式。

技术介绍

[0004]一些类型的电子设备可以支持两种不同操作模式。与由外部主时钟产生的时钟信号的同步可以是针对这些模式中的一种或两种所期望的。
[0005]例如,切换DC

DC变换器可以在低消耗模式(例如突发切换)和低噪声模式(例如恒定切换)中起作用。可以针对后一种模式由施加到设备中的引脚的外部时钟信号提供同步信号,该设备可以识别信号频率。
[0006]在具有限制数目引脚的封装中,可能操作模式中的任一种可以通过针对每种模式限定的不同“部件编号”来选择,或可以提供“引脚短接”功能,其在设备启动时设置操作模式,以使得相同引脚可以在稳定状态中用于其他功能。
[0007]此外,如果所选择模式提供与外部时钟的可能同步(例如,此可以为低噪声模式的情况),那么时钟可以经由专用引脚供应。
[0008]由于不支持从一种模式到另一种(如可能地所期望的)模式的动态转换,此可以导致设备的可能应用领域的限制。
[0009]期望的是在这些情况下提供更大灵活性(其中设备的单个引脚被配置为促进不同操作模式之间的动态(例如运行中)转换)以及经由相同引脚管理外部同步时钟的方案。

技术实现思路

[0010]根据一个或多个实施例,本文中提供一种电路和方法。
[0011]如所讨论,适合于从外部选择的具有不同操作模式的那些设备的灵活性可以在期望改变运行中操作的模式的应用中处于不利。如所述,经由引脚短接或通过将不同部件编号分配给两种模式中的每种模式的两种不同操作模式之间的静态选择未适当地解决该问题。
[0012]至少在原则上,动态模式变化可以通过内部寄存器的编程来实施,其将涉及标准编程接口的连续可访问性。
[0013]一个或多个实施例可以开发设备的单个引脚,该设备具有减小的面积增加以促进两种不同操作模式的可能动态管理,同时还经由相同引脚提供外部同步时钟。
[0014]在一个或多个实施例中,针对被配置为在两种不同操作模式之间动态地切换的设备而言,使用单个引脚提供避免了使用多个引脚的优势,其中两种模式中的一种模式涉及
用于同步的外部时钟。在此实施例中,针对不涉及外部时钟的操作模式而言,将不使用额外引脚。
[0015]在一个或多个实施例中,可以通过呈现在例如输入引脚(例如单个)上的电平的时间评估来确定操作模式。此配置可以用于模式选择以及用于应用外部时钟。
[0016]在一个或多个实施例中,外部控制电平与每种模式相关联,其中逻辑电路被配置为通过检测例如与电平变化相关联的下降沿来检查信号的电平变化。在这些实施例中,低电平与第一操作模式(MODE1)相关联,并且高电平与第二操作模式(MODE2)相关联。例如,如果电平信号在启动时被驱动为低,那么设备“知道”当前配置处于MODE1,并且在设备中实施相关配置。如果发生可能涉及配置变化的电平变化,那么逻辑电路可以处理评估持续时间的相关信息。可以针对每种具体应用选择(较低)时间阈值。如果先前讨论的(单个)引脚上的信号在持续时间内在阈值之上维持为以一定电平恒定的,那么验证配置的变化。
[0017]引脚上的时钟信号的存在可以被检测为连续电平变化。
[0018]一个或多个实施例可以包括有限状态机(FSM)电路,该电路处置两种操作模式之间的变化和外部时钟以及启用和控制信号。可以提供沿检测器来检测与电平变化对应的输入引脚处的信号的上升沿或下降沿。可以提供电平滤波器来评估电平变化信号以例如检查此是否在修改操作模式或状态之前维持比时间阈值更长的时间。
附图说明
[0019]为了本公开和其优势的更全面的理解,现参考结合附图进行的以下描述,其中:
[0020]图1和图2为实施例操作模式转换的图式;
[0021]图3为实施例的框图;
[0022]图4为实施例操作的流程图;
[0023]图5为保持为有效的实施例操作模式转换的图式;
[0024]图6为保持为非有效的实施例操作模式转换的图式;
[0025]图7为实施例外部时钟验证的图式;以及
[0026]图8为实施例外部时钟去除的图式。
具体实施方式
[0027]本公开提供可以在广泛多种具体情况中实施的许多可应用本专利技术概念。特定实施例仅说明具体配置,并且不限制所要求实施例的范围。可以组合来自不同实施例的特征以形成其他实施例,除非另外说明。
[0028]实施例中的一个实施例所描述的变化或修改还可以用于其他实施例。此外,应理解,可以在本文中进行各种变化、替代和更改而不脱离如随附权利要求书限定的本公开的精神和范围。
[0029]在随后的描述中,说明一个或多个具体细节,旨在提供此描述的实施例的示例的深入理解。可以在没有具体细节中的一个或多个或具有其他方法、组件、材料等的情况下获得实施例。在其他情况下,未详细说明或描述已知结构、材料或操作,以使得实施例的某些方面将不会难以理解。
[0030]对本专利技术描述的框架中的“实施例”或“一个实施例”的参考意图指示关于实施例
描述的特定配置、结构或特性包括于至少一个实施例中。因此,可以在本专利技术描述的一个或多个点中呈现的诸如“在实施例中”或“在一个实施例中”等短语不必指代一个或相同实施例。
[0031]此外,在一个或多个实施例中,特定构造、结构或特性可以通过任何适当方式组合。
[0032]本文中使用的标题/参考仅出于便利提供,并且因此不限定保护范围或实施例的范围。
[0033]一个或多个实施例可以适用于例如电路,诸如L7983同步降压型切换调节器设备,如意法半导体集团公司当前可获得。
[0034]此电路可以被视为使能(至少)两种不同操作模式(即低消耗模式(LCM)和低噪声模式(LNM))的电路的示例;利用例如通过单个引脚管理这两种模式的可能性并且利用低噪声模式的切换动作与外部时钟同步。对此电路的参考仅借助于示例并且不限制实施例。
[0035]一个或多个实施例促进通过设备的单个引脚对不同操作模式之间的选择(例如通过从一种模式到另一种模式的转换的动态管理)。此外,一个或多个实施例提供能够检查是否在该引脚上呈现外部同步时钟信号的逻辑电路。
[0036]如所讨论的,在启动时固定操作模式的某些设备(例如经由在选择引脚上向上拉至VCC或向下拉至GND)不考虑如各种应用所期望动态地改变操作模式的可能性。
[0037]例如,在某些设备中,配置经由修整位固定,这可以限制灵活性。此外,如果针对操作模式中的一种操作模式考虑与外部时钟的同步,那么当设备被配置为不期望同步的模式或应本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种电路,包括:输入节点,被配置为接收具有第一电平值和第二电平值的输入信号;以及逻辑电路,被耦接到所述输入节点并且被配置为接收所述输入信号,所述逻辑电路包括:有限状态机电路,被配置为基于所述输入信号分别处于所述第一电平值或所述第二电平值而将所述电路的操作模式配置为第一操作模式或第二操作模式,边沿检测电路,被配置为检测在所述第一电平值与所述第二电平值之间的转换,并且基于所述转换来将对应转换信号传递给所述有限状态机电路,以及定时器电路,被配置为确定所述第一电平值或所述第二电平值是否被维持超过阈值时段,所述阈值时段从由所述边沿检测电路检测到的转换开始,并且其中所述有限状态机电路被配置为基于所述定时器电路确定所述第一电平值或所述第二电平值已经被维持超过所述阈值时段而改变所述电路的所述操作模式。2.根据权利要求1所述的电路,还包括处理电路,其中所述有限状态机电路被配置为基于以下操作来使所述输入信号关联为验证时钟信号:由所述处理电路确定所述输入信号包括在所述第一电平值与所述第二电平值之间的数目N个转换,以及由所述处理电路确定在所述第一电平值与所述第二电平值之间的转换的频率大于下部阈值。3.根据权利要求2所述的电路,其中所述有限状态机电路被配置为:使所述输入信号关联为验证时钟信号,以及将所述电路的所述操作模式设置为所述第一操作模式或所述第二操作模式中的仅一种操作模式、或者将所述电路维持在所述第一操作模式或所述第二操作模式中的仅一种操作模式处。4.根据权利要求2所述的电路,其中所述电路被配置为针对所述第一操作模式或所述第二操作模式中的仅一种操作模式,使所述输入信号关联为验证时钟信号。5.根据权利要求4所述的电路,其中所述有限状态机电路被配置为:使所述输入信号关联为验证时钟信号,以及将所述操作模式设置为所述第一操作模式或所述第二操作模式中的仅一种操作模式、或者将所述操作模式维持在所述第一操作模式或所述第二操作模式中的仅一种操作模式处。6.根据权利要求1所述的电路,其中所述有限状态机电路被配置为基于所述定时器电路确定所述第一电平值或所述第二电平值已经被维持超过所述阈值时段而改变所述电路的所述操作模式包括:基于所述定时器电路确定所述第一电平值已经被维持超过所述阈值时段而改变所述电路的所述操作模式;以及基于所述定时器电路确定所述第二电平值已经被维持超过所述阈值时段而维持所述电路的所述操作模式。7.根据权利要求1所述的电路,还包括:计数器电路,被配置为确定所述输入信号包括在所述第一电平值与所述第二电平值之间的数目N个转换;以及检查电路,被配置为确定在所述第一电平值与所述第二电平值之间的转换的频率大于下部阈值。
8.一种操作电路的方法,所述方法包括:使输入节点被配置为接收具有第一电平值和第二电平值的输入信号;基于所述输入信号分别处于所述第一电平值或所述第二电平值而将所述电路的操作模式设置为第一操作模式或第二操作模式;检测在所述第一电平值与所述第二电平值之间的转换;确定所述第一电平值或所述第二电平值是否被维持超过阈值时段;以及基于确定所述第一电平值或所述第二电平值已经被维持超过所述阈值时段而改变所述操作模式。9.根据权利要求8所述的方法,还包括:基于确定所述输入信号包括在所述第一电平值与所述第二电平值之间的数目N个转换以及确定在所述第一电平值与所述第二电平值之间的转换的频率大于下部阈值,而使所述输入信号关联为验证时钟信号。10.根据权利要求9所述的方法,还包括将所述操作模式设置为所述第一操作模式或所述第二...

【专利技术属性】
技术研发人员:L
申请(专利权)人:意法半导体股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1