一种应用于RS码与BCH码级联码的解码器硬件架构制造技术

技术编号:33081845 阅读:70 留言:0更新日期:2022-04-15 10:37
本申请提供的一种应用于RS码与BCH码级联码的解码器硬件架构包括BCH解码模块、第一解交织器、RS解码模块和多路复用器,其中BCH解码模块和RS解码模块采用相同的目标总并行度以及相同的目标时钟频率。本申请具有以下有益效果:所述解码硬件架构能够实现800Gbps、1600Gpbs及以上的超高速通信网络中的RS码和BCH码级联编码的解码,并能同时满足商业应用中对解码器极高速度、小面积和低功耗的要求。小面积和低功耗的要求。小面积和低功耗的要求。

【技术实现步骤摘要】
一种应用于RS码与BCH码级联码的解码器硬件架构


[0001]本专利技术涉及光通信编解码
,特别涉及一种应用于RS码与BCH码级联码的解码器硬件架构。

技术介绍

[0002]目前,光通信网络是全世界最主要的通信载体,具有传输速度快、传输距离远、抗干扰能力强以及损耗低等优点。但在长距离通信中,由于衰减、串扰等因素的影响,数据传输可能会出现丢失、出错等问题。因此通常会对数据先进行编码然后再传输,以确保数据传输的有效性和可靠性。如今,世界各地产生和传输的数据都在迅速增长,为了实现超高速光通信,目前研究的光通信网络带宽已经达到800Gbps,甚至1600Gpbs。
[0003]在目前的超高速光通信系统中,RS码(Reed

Solomon,里所码)与BCH码(Bose

Chaudhuri

Hocquenghem codes)级联编码方案受到了广泛关注。RS码是一种前向纠错的信道编码,对应有独立的RS解码器,BCH码是一种有限域中的线性分组码,对应有独立的BCH解码器。通常,先使用多本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种应用于RS码与BCH码级联码的解码器硬件架构,其特征在于,包括BCH解码模块、第一解交织器、RS解码模块和多路复用器;所述BCH解码模块,用于接收待解码数据,并对所述待解码数据进行BCH解码;所述第一解交织器用于接收由所述BCH解码模块输出的数据,并进行解交织;所述RS解码模块,用于接收所述第一解交织器输出的数据,并进行RS解码;所述多路复用器用于接收所述RS解码模块输出的数据,并组合成单路输出;所述BCH解码模块和所述RS解码模块的解码采用相同的目标总并行度以及采用相同的目标时钟频率。2.根据权利要求1所述的一种应用于RS码与BCH码级联码的解码器硬件架构,其特征在于,所述BCH解码模块包含32m个或者80m个BCH解码器,其中m为正整数。3.根据权利要求1所述的一种应用于RS码与BCH码级联码的解码器硬件架构,其特征在于,所述RS解码模块包含2n个RS解码器,其中n为正整数。4.根据权利要求1

3任一所述的一种应用于RS码与BCH码级联码的解码器硬件架构,其特征在于,所述目标总并行度为1280,即每个周期接收1280比特;所述目标时钟频率为其中a和b是正整数,且a≥b;所述BCH解码模块和所述RS解码模块各自接收一个级联码中对应数据所需要的时钟周期为目标接收周期,所述目标接收周期为大于等于9的正整数;所述BCH解码模块和所述RS解码模块计算一个级联码中对应数据的平均解码时钟周期为目标解码周期,所述目标解码周期为大于等于9的正整数。5.根据权利要求1

3任一所述的一种应用于RS码与BCH码级联码的解码器硬件架构,其特征在于,所述目标总并行度为1440,即每个周期接收1440比特;所述目标时钟频率为所述BC...

【专利技术属性】
技术研发人员:陶为朱丹阳王中风
申请(专利权)人:南京风兴科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1