一种内嵌低通滤波器的数模转换器制造技术

技术编号:33066622 阅读:12 留言:0更新日期:2022-04-15 09:57
一种内嵌低通滤波器的数模转换器,包括:耦合至第一节点的第一开关,所述第一节点耦合至第四开关和第一电容器;耦合至第二节点的第二开关,所述第二节点耦合至所述第一电容器和第三开关;耦合至第三节点的第一运算放大器的负输入端口,所述第三节点耦合至所述第三开关和第二电容器;以及耦合至第四节点的第一运算放大器的输出端口,所述第四节点耦合至所述第二电容器和所述第四开关。二电容器和所述第四开关。二电容器和所述第四开关。

【技术实现步骤摘要】
一种内嵌低通滤波器的数模转换器


[0001]本申请总体上涉及具有内嵌低通滤波器的数模转换器,以及通过内嵌低通滤波器的数模转换器生成带有低通滤波特性的模拟信号的方法。

技术介绍

[0002]数模转换器是一种将数字信号转换为模拟信号的系统,其可驱动各种电子设备。传统的数模转换器不支持高速数据传输,例如WiFi环境中的数据传输。为了支持高速数据传输和多位数字输入,电流源数模转换器被广泛使用。然而,电流源数模转换器的缺点之一是,在集成电路或印制电路板上的占用空间相对较大,特别是当它被设计为支持多位数字输入时。因此,随着技术的发展,在支持高速和多位数据处理的同时,减少数模转换器的占用面积是技术障碍之一。

技术实现思路

[0003]一个实施例提供了一种电路,所述电路包括:耦合至第一节点的第一开关,所述第一节点耦合至第四开关和第一电容器;耦合至第二节点的第二开关,所述第二节点耦合至所述第一电容器和第三开关;耦合至第三节点的第一运算放大器的负输入端口,所述第三节点耦合至所述第三开关和第二电容器;以及耦合至第四节点的所述第一运算放大器的输出端口,所述第四节点耦合至所述第二电容器和所述第四开关。
[0004]在所述电路的一个实施例中,二进制加权线性电容器并联阵列被耦合在所述第一节点和所述第二节点之间。
[0005]在所述电路的一个实施例中,所述电路是12-bit数模转换器。
[0006]在所述电路的一个实施例中,所述电路是单端模拟信号输出的数模转换器。
[0007]一个实施例提供了一种电路,所述电路包括:耦合至第一节点的第一开关,所述第一节点耦合至第四开关和第一电容器;耦合至第一共模电压和第二节点的第二开关,所述第二节点耦合至所述第一电容器和第三开关;耦合至第三节点的第二运算放大器的正输入端口,所述第三节点耦合至所述第三开关和第二电容器;耦合至第四节点的所述第二运算放大器的负输出端口,所述第四节点耦合至所述第二电容器和所述第四开关;耦合至第五节点的第五开关,所述第五节点耦合至第三电容器和第八开关;耦合至所述第一共模电压和第六节点的第六开关,所述第六节点耦合至所述第三电容器和第七开关;耦合至第七节点的所述第二运算放大器的负输入端口,所述第七节点耦合至所述第七开关和第四电容器;以及耦合至第八节点的所述第二运算放大器的正输出端口,所述第八节点耦合至所述第四电容器和所述第八开关。
[0008]在所述电路的一个实施例中,第二共模电压被耦合在所述第二运算放大器的所述正输入端口和所述负输入端口之间。
[0009]在所述电路的一个实施例中,第一二进制加权线性电容器并联阵列被耦合在所述第一节点和所述第二节点之间,第二二进制加权线性电容器并联阵列被耦合在所述第五节
点和所述第六节点之间。
[0010]在所述电路的一个实施例中,所述电路是12-bit数模转换器。
[0011]在所述电路的一个实施例中,所述电路是全差分模拟信号输出的数模转换器。
[0012]一个实施例提供了一种方法,该方法包括:通过数模转换器接收数字信号;通过所述数模转换器将接收到的所述数字信号转换为模拟信号;通过所述数模转换器中内嵌低通滤波器对所述模拟信号进行滤波以滤除频率高于预定阈值的信号;输出滤波后的模拟信号。
[0013]在所述方法的一个实施例中,所述数模转换器包括:耦合至第一节点的第一开关,所述第一节点耦合至第四开关和第一电容器;耦合至第二节点的第二开关,所述第二节点耦合至所述第一电容器和第三开关;耦合至第三节点的第一运算放大器的负输入端口,所述第三节点耦合至所述第三开关和第二电容器,耦合至第四节点的第一运算放大器的输出端口,所述第四节点耦合至所述第二电容器和所述第四开关。
[0014]在所述方法的一个实施例中,二进制加权线性电容器并联阵列被耦合在所述第一节点和所述第二节点之间。
[0015]在所述方法的一个实施例中,所述数模转换器是12-bit数模转换器。
[0016]在所述方法的一个实施例中,所述数模转换器输出单端模拟信号。
[0017]在所述方法的一个实施例中,所述数模转换器包括:耦合至第一节点的第一开关,所述第一节点耦合至第四开关和第一电容器;耦合至第一共模电压和第二节点的第二开关,所述第二节点耦合至所述第一电容器和第三开关;耦合至第三节点的第二运算放大器的正输入端口,所述第三节点耦合至所述第三开关和第二电容器;耦合至第四节点的所述第二运算放大器的负输出端口,所述第四节点耦合至所述第二电容器和所述第四开关;耦合至第五节点的第五开关,所述第五节点耦合至第三电容器和第八开关;耦合至所述第一共模电压和第六节点的第六开关,所述第六节点耦合至所述第三电容器和第七开关;耦合至第七节点的所述第二运算放大器的负输入端口,所述第七节点耦合至所述第七开关和第四电容器,耦合至第八节点的所述第二运算放大器正输出端口,所述第八节点耦合至所述第四电容器和所述第八开关。
[0018]在所述方法的一个实施例中,第二共模电压被耦合在所述第二运算放大器的所述正输入端口和所述负输入端口之间。
[0019]在所述方法的一个实施例中,第一二进制加权线性电容器并联阵列被耦合在所述第一节点和所述第二节点之间,第二二进制加权线性电容器并联阵列被耦合在所述第五节点和所述第六节点之间。
[0020]在所述方法的一个实施例中,所述数模转换器是12-bit数模转换器。
[0021]在所述方法的一个实施例中,所述数模转换器输出全差分模拟信号。
附图说明
[0022]参照以下附图描述非限制性和非穷举性的实施例,其中,除非另有说明,否则贯穿各个视图,相同的附图标记指代相同的部分。
[0023]图1是示出根据一个实施例的在采样阶段中输出单端模拟信号的数模转换器的电路图。
[0024]图2是示出根据一个实施例的在转换阶段中输出单端模拟信号的数模转换器的电路图。
[0025]图3A-3B是示出根据一个实施例的分别在采样阶段输出单端模拟信号或全差分模拟信号的数模转换器的等效电路的电路图。
[0026]图4是示出根据一个实施例的在转换阶段输出单端模拟信号或全差分模拟信号的数模转换器的等效电路的电路图。
[0027]图5是示出根据一个实施例的在采样阶段中输出全差分模拟信号的数模转换器的电路图。
[0028]图6是示出根据一个实施例的在转换阶段中输出全差分模拟信号的数模转换器的电路图。
[0029]图7A-7C是示出根据一个实施例的在采样阶段的1-bit数字输入的数模转换器的等效电路的电路图。
[0030]图8A-8B是示出根据一个实施例的在采样阶段的12-bit数模转换器的等效电路的电路图。
[0031]图9是示出根据一个实施例的通过内嵌低通滤波器的数模转换器生成模拟信号的方法的流程图。
具体实施方式
[0032]现在将描述各个方面和示例。以下描述提供了特定的细节,以对这些示例进行透彻的理解和描述。然而,本领域技本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种电路,包括:耦合至第一节点的第一开关,所述第一节点耦合至第四开关和第一电容器;耦合至第二节点的第二开关,所述第二节点耦合至所述第一电容器和第三开关;耦合至第三节点的第一运算放大器的负输入端口,所述第三节点耦合至所述第三开关和第二电容器;和耦合至第四节点的第一运算放大器的输出端口,所述第四节点耦合至所述第二电容器和所述第四开关。2.如权利要求1所述的电路,其特征在于,二进制加权线性电容器并联阵列被耦合在所述第一节点和所述第二节点之间。3.如权利要求1所述的电路,其特征在于,所述电路是12-bit数模转换器,或者所述电路是单端模拟信号输出的数模转换器。4.一种电路,包括:耦合至第一节点的第一开关,所述第一节点耦合至第四开关和第一电容器;耦合至第一共模电压和第二节点的第二开关,所述第二节点耦合至所述第一电容器和第三开关;耦合至第三节点的第二运算放大器的正输入端口,所述第三节点耦合至所述第三开关和第二电容器;耦合至第四节点的所述第二运算放大器的负输出端口,所述第四节点耦合至所述第二电容器和所述第四开关;耦合至第五节点的第五开关,所述第五节点耦合至第三电容器和第八开关;耦合至所述第一共模电压和第六节点的第六开关,所述第六节点耦合至所述第三电容器...

【专利技术属性】
技术研发人员:ꢀ七四专利代理机构
申请(专利权)人:博通集成电路上海股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1