参考电压产生电路及SigmaDelta调制器制造技术

技术编号:32739908 阅读:17 留言:0更新日期:2022-03-20 08:46
本发明专利技术公开了一种参考电压产生电路及Sigma Delta调制器。参考电压产生电路包括:第一积分器。第一积分器中包括运算放大器、第一电阻串和第二电阻串;第一电阻串串联在运算放大器的第一输出端和电源之间;第一电阻串包括至少两个输出端;不同第一电阻串的输出端与运算放大器的第一输出端之间连接的电阻数量不同;第一电阻串用于向量化器提供第一组参考电压;第二电阻串串联在运算放大器的第二输出端和电源之间;第二电阻串包括至少两个输出端;不同第二电阻串的输出端与运算放大器的第二输出端之间连接的电阻数量不同;第二电阻串用于向量化器提供第二组参考电压。本发明专利技术实施例可以节省功耗,降低电路复杂度。降低电路复杂度。降低电路复杂度。

【技术实现步骤摘要】
参考电压产生电路及Sigma Delta调制器


[0001]本专利技术实施例涉及集成电路
,尤其涉及一种参考电压产生电路及Sigma Delta调制器。

技术介绍

[0002]现有的Sigma Delta模数转换器(Analog to Digital Converter,ADC)一般由级联积分器,量化器以及反馈数模转换器(Digital to Analog Converter,DAC)构成。量化器作为一重要组成部件,其作用是将前级积分器输出的信号进行量化。量化器一般采用多个比较器并联的形式来实现,那么,除了接入前级积分器的输出信号外,量化器还需要有参考电压输入。因此,现有技术中,Sigma Delta模数转换器中需要额外设置参考电压产生电路,以向量化器提供参考电压。这样,使得现有的Sigma Delta模数转换器的电路复杂,功耗较高。

技术实现思路

[0003]本专利技术实施例提供了一种参考电压产生电路及Sigma Delta调制器,以降低电路复杂度,节省Sigma Delta调制器的功耗。
[0004]第一方面,本专利技术实施例提供了一种参考电压产生电路,包括:
[0005]第一积分器,包括运算放大器、第一电阻串和第二电阻串;
[0006]所述第一电阻串串联在所述运算放大器的第一输出端和电源之间;所述第一电阻串包括至少两个输出端;不同所述第一电阻串的输出端与所述运算放大器的第一输出端之间连接的电阻数量不同;所述第一电阻串用于向量化器提供第一组参考电压;
[0007]所述第二电阻串串联在所述运算放大器的第二输出端和电源之间;所述第二电阻串包括至少两个输出端;不同所述第二电阻串的输出端与所述运算放大器的第二输出端之间连接的电阻数量不同;所述第二电阻串用于向所述量化器提供第二组参考电压。
[0008]可选地,所述量化器为n位量化器,所述量化器中包括2
n

1个比较器;其中,n≥2,n为整数;
[0009]所述第一电阻串包括2
n

1个输出端,所述第一电阻串的输出端逆向依次与所有所述比较器的第一输入端电连接;
[0010]所述第二电阻串包括2
n

1个输出端,所述第二电阻串的输出端顺向依次与所有所述比较器的第二输入端电连接。
[0011]可选地,所述第一电阻串包括串联连接的2
n

2个第一电阻,第1个第一电阻的第一端与所述运算放大器的第一输出端电连接,并作为所述第一电阻串的第1个输出端;第1个至第2
n

2个第一电阻的第二端依次作为所述第一电阻串的第2个至第2
n

1个输出端;
[0012]所述第二电阻串包括串联连接的2
n

2个第二电阻,第1个第二电阻的第一端与所述运算放大器的第二输出端电连接,并作为所述第二电阻串的第1个输出端;第1个至第2
n

2个第二电阻的第二端依次作为所述第二电阻串的第2个至第2
n

1个输出端。
[0013]第二方面,本专利技术实施例还提供了一种Sigma Delta调制器,包括:量化器和如本专利技术任意实施例所提供的参考电压产生电路。
[0014]可选地,所述Sigma Delta调制器还包括:第一加法器和反馈单元;
[0015]所述第一加法器、所述第一积分器与所述量化器串联连接,所述反馈单元的输入端与所述量化器的输出端电连接,所述反馈单元的输出端与所述第一加法器的反馈输入端电连接;
[0016]所述第一加法器、所述第一积分器、所述量化器和所述反馈单元构成一阶调制环路。
[0017]可选地,所述Sigma Delta调制器还包括:m个第二加法器和m个第二积分器;
[0018]一个所述第二加法器和一个所述第二积分器串联构成一个功能单元;m个所述功能单元与所述第一加法器、所述第一积分器和所述量化器依次串联连接;所述反馈单元的输出端还与所有所述第二加法器的反馈输入端电连接;其中,m≥1,m为整数;
[0019]所述m个第二加法器、所述m个第二积分器、所述第一加法器、所述第一积分器、所述量化器和所述反馈单元构成m+1阶调制环路。
[0020]可选地,所述m+1阶调制环路还包括:m+1个第一系数单元;
[0021]第k个第一系数单元串联连接在第k个第二加法器和第k个第二积分器之间;其中,1≤k≤m;
[0022]第m+1个第一系数单元串联连接在所述第一加法器和所述第一积分器之间。
[0023]可选地,所述m+1阶调制环路还包括:m+1个第二系数单元;
[0024]第k个第二系数单元串联连接于第k个第二加法器的反馈输入端和所述反馈单元的输出端之间;其中,1≤k≤m;
[0025]第m+1个第二系数单元串联连接于所述第一加法器的反馈输入端和所述反馈单元的输出端之间。
[0026]可选地,所述Sigma Delta调制器包括级联连接的至少两个所述调制环路。
[0027]可选地,所述Sigma Delta调制器还包括:
[0028]处理模块;所述处理模块的输入端的数量与所述调制环路的数量相同,所述处理模块的输入端与所有所述调制环路一一对应电连接。
[0029]本专利技术实施例提供的参考电压产生电路中,将第一电阻串和第二电阻串均嵌入到第一积分器的运算放大器内部,通过第一电阻串和第二电阻串的分压作用,将运算放大器第一输出端的输出信号转换为第一组参考电压,并将运算放大器第二输出端的输出信号转换为第二组参考电压。即,通过调整第一积分器的结构来产生量化器需要的参考电压,并不需要额外的电路来产生参考电压,也不需要引入新的参考电压信号。因此,与现有技术相比,本专利技术实施例可以降低电路复杂度,并节省Sigma Delta调制器的功耗。
附图说明
[0030]图1是现有的一种Sigma Delta调制器的结构示意图;
[0031]图2是现有的一种量化器的结构示意图;
[0032]图3是现有的一种参考电压产生电路的结构示意图;
[0033]图4是本专利技术实施例提供的一种参考电压产生电路的结构示意图;
[0034]图5是本专利技术实施例提供的一种量化器的结构示意图;
[0035]图6是本专利技术实施例提供的一种Sigma Delta调制器的结构示意图;
[0036]图7是本专利技术实施例提供的另一种Sigma Delta调制器的结构示意图。
具体实施方式
[0037]下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部结构。
[0038]正如
技术介绍
所述,现有的Sigma Delta模数转换器中需要额本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种参考电压产生电路,其特征在于,包括:第一积分器,包括运算放大器、第一电阻串和第二电阻串;所述第一电阻串串联在所述运算放大器的第一输出端和电源之间;所述第一电阻串包括至少两个输出端;不同所述第一电阻串的输出端与所述运算放大器的第一输出端之间连接的电阻数量不同;所述第一电阻串用于向量化器提供第一组参考电压;所述第二电阻串串联在所述运算放大器的第二输出端和电源之间;所述第二电阻串包括至少两个输出端;不同所述第二电阻串的输出端与所述运算放大器的第二输出端之间连接的电阻数量不同;所述第二电阻串用于向所述量化器提供第二组参考电压。2.根据权利要求1所述的参考电压产生电路,其特征在于,所述量化器为n位量化器,所述量化器中包括2
n

1个比较器;其中,n≥2,n为整数;所述第一电阻串包括2
n

1个输出端,所述第一电阻串的输出端逆向依次与所有所述比较器的第一输入端电连接;所述第二电阻串包括2
n

1个输出端,所述第二电阻串的输出端顺向依次与所有所述比较器的第二输入端电连接。3.根据权利要求1所述的参考电压产生电路,其特征在于,所述第一电阻串包括串联连接的2
n

2个第一电阻,第1个第一电阻的第一端与所述运算放大器的第一输出端电连接,并作为所述第一电阻串的第1个输出端;第1个至第2
n

2个第一电阻的第二端依次作为所述第一电阻串的第2个至第2
n

1个输出端;所述第二电阻串包括串联连接的2
n

2个第二电阻,第1个第二电阻的第一端与所述运算放大器的第二输出端电连接,并作为所述第二电阻串的第1个输出端;第1个至第2
n

2个第二电阻的第二端依次作为所述第二电阻串的第2个至第2
n

1个输出端。4.一种Sigma Delta调制器,其特征在于,包括...

【专利技术属性】
技术研发人员:迮德东周李
申请(专利权)人:上海富芮坤微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1