【技术实现步骤摘要】
一种阵列基板及其驱动方法、显示面板、显示装置
[0001]本申请一般涉及显示
,具体涉及一种阵列基板及其驱动方法、显示面板、显示装置。
技术介绍
[0002]目前终端为提升整机续航时间,对于显示屏要求能实现更低的刷新频率(如10Hz、20Hz等),且画质效果不能有太大影响,例如LPDT认证标准中对于L127、win10画面下全屏13点均需要满足
‑
50dB要求,为满足此要求,需要产品Flicker极值要足够低,且均一性较好。
[0003]以Oxide工艺的ADS类型产品为例,像素在进行刷新充电时,像素总要经过低透过率阶段,在此阶段下像素显示亮度降低,呈现暗态,同时在低频显示效果下(如20Hz)此过程的亮度变化可被人眼识别,从而出现闪烁现象。
技术实现思路
[0004]鉴于现有技术中的上述缺陷或不足,期望提供一种阵列基板及其驱动方法、显示面板、显示装置,可以在提高像素充电效果的同时避免出现闪烁现象。
[0005]第一方面,本申请提供了一种阵列基板,包括:
[000 ...
【技术保护点】
【技术特征摘要】
1.一种阵列基板,其特征在于,包括:多行扫描线、多列数据线以及多个像素单元,所述多行扫描线和所述多列数据线呈交叉设置,所述多个像素单元形成阵列分布的多个像素列;多个数据信号线,所述数据信号线被配置为通过所述数据线向所述像素列输入数据电压;第一电压端和第二电压端,所述第一电压端和第二电压端配置为通过所述数据线向所述像素列输入第一电压,所述第二电压端配置为通过所述数据线向所述像素列输入第二电压;第一开关组,所述第一开关组设置在所述数据信号线与所述数据线之间,所述第一开关组被配置为响应于第一控制信号,导通与断开所述数据信号线与所述数据线连接;第二开关组,所述第二开关组设置在所述第一电压端与所述数据线之间,所述第二开关组被配置为响应于第二控制信号或者第二子控制信号,导通与断开所述第一电压端与所述数据线连接;第三开关组,所述第三开关组设置在所述第二电压端与所述数据线之间,所述第三开关组被配置为响应于第三控制信号或者第三子控制信号,导通与断开所述第二电压端与所述数据线连接。2.根据权利要求1所述的阵列基板,其特征在于,所述像素单元包括像素电极、公共电极和像素开关,所述像素开关的第一端与对应的数据线连接,所述像素开关的第二端与所述像素电极连接,所述像素开关的控制端与对应的扫描线连接。3.根据权利要求1所述的阵列基板,其特征在于,所述第一开关组包括多个第一晶体管,所述第一晶体管的第一端与对应的所述数据线连接,所述第一晶体管的第二端与对应的数据信号线连接,所述第一晶体管的控制端接入所述第一控制信号。4.根据权利要求1所述的阵列基板,其特征在于,所述第二开关组包括多个第一开关和多个第二开关,所述第一开关被配置为响应于所述第二控制信号导通与断开所述第一电压端与所述数据线的连接;所述第二开关被配置为响应于所述第二子控制信号导通与断开所述第一电压端与所述数据线的连接。5.根据权利要求4所述的阵列基板,其特征在于,所述第一开关与所述多个像素列中的奇数列对应的所述数据线连接;所述第二开关与所述多个像素列中的偶数列对应的所述数据线连接。6.根据权利要求5所述的阵列基板,其特征在于,所述第一开关包括第二晶体管,所述第二晶体管的第一端与所述奇数列对应的所述数据线连接,所述第二晶体管的第二端与所述第一电压端连接,所述第二晶体管的控制端接入所述第二控制信号;所述第二开关包括第三晶体管,所述第三晶体管的第一端与所述偶数列对应的所述数据线连接,所述第三晶体管的第二端与所述第一电压端连接,所述第三晶体管的控制端接入所述第二子控制信号。7.根据权利要求1所述的阵列基板,其特征在于,所述第三开关组包括多个第三开关和多个第四开关,所述第三开关被配置为响应于所述第三控制信号导通与断开所述第二电压端与所述数据线的连接;所述第四开关被配置为响应于所述第三子控制信号导通与断开所述第二电压端与所述数据线的连接。
8.根据权利要求7所述的阵列基板,其特征在于,所述第三开关与所述多个像素列中的奇数列对应的所述数据线连接;所述第四开关与所述多个像素列中的偶数列对应的所述数据线连...
【专利技术属性】
技术研发人员:汪祥,章祯,
申请(专利权)人:京东方科技集团股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。