【技术实现步骤摘要】
一体式注塑提高高频性能的连接器及其制备方法
[0001]本专利技术涉及连接器领域技术,尤其是指一种一体式注塑提高高频性能的连接器及其制备方法。
技术介绍
[0002]PCI
‑
E(PCI
‑
Express)是一种通用的总线规格,它最早由Intel所提倡和推广(也既是之前的3GIO),它最终的设计目的是为了取代现有计算机系统内部的总线传输接口,这不只包括显示接口,还囊括了CPU、PCI、HDD、Network等多种应用接口。从而可以像Hyper—Transport一样,用以解决现今系统内数据传输出现的瓶颈问题,并且为未来的周边产品性能提升作好充分的准备。
[0003]目前的PCI
‑
E连接器由绝缘本体以及设置于绝缘本体内的多个交错排布的信号端子和接地端子组成,绝缘本体为长条状,长度很长,容易折断,结构强度弱,也不具有屏蔽功能,容易受到外部信号的干扰,并且目前的PCI
‑
E连接器其绝缘本体的上下表面贯穿,并且信号端子和接地端子均独立插装在绝缘本体上, ...
【技术保护点】
【技术特征摘要】
1.一种一体式注塑提高高频性能的连接器,其特征在于:包括有绝缘本体、第一端子组、第二端子组、底塞体、增强型屏蔽内壳以及多个绝缘块;该绝缘本体上具有开口朝上的第一插置腔和第二插置腔,第二插置腔的底面下凹形成有多个信号端子槽和多个接地端子槽,该多个信号端子槽和多个接地端子槽均贯穿至绝缘本体的底面,且信号端子槽与接地端子槽彼此隔开;该第一端子组设置于绝缘本体上,第一端子组具有多个第一接触部和多个第一焊接部,该多个第一接触部外露于第一插置腔中,多个第一焊接部向外伸出绝缘本体;该第二端子组由多组信号端子和多组接地端子组成,该多组信号端子和多组接地端子交替并排间隔设置,该多组信号端子分别插装固定在对应的信号端子槽中,该多组接地端子分别插装固定在对应的接地端子槽中,每一信号端子均具有一体成型连接的信号接触部、信号固定部和信号焊接部,每一接地端子均具有一体成型连接的接地接触部、接地固定部和接地焊接部,多个信号接触部和多个接地接触部均外露于第二插置腔中,多个信号焊接部和多个接地焊接部向外伸出绝缘本体;该底塞体和多个绝缘块彼此分开并均固定于绝缘本体的底部,多个绝缘块分别与对应组信号端子的信号固定部镶嵌成型固定在一起,多个绝缘块分别嵌于对应的信号端子槽中,该底塞体包括有底板以及于底板的表面向上延伸出的多个第一填充部和多个第二填充部,该底板盖住多个信号端子槽的底部开口和多个接地端子槽的底部开口,多个第一填充部分别嵌入对应的信号端子槽中并压抵住对应的绝缘块,多个第二填充部分别嵌入对应的接地端子槽中并压抵住对应的接地固定部;该增强型屏蔽内壳镶嵌成型固定在绝缘本体内并围绕第一插置腔和第二插置腔设置,增强型屏蔽内壳包括有环状金属层和完全包覆在环状金属层之内外侧面上的环状碳纤维层。2.一种一体式注塑提高高频性能的连接器,其特征在于:包括有绝缘本体、第一端子组、第二端子组、底塞体、增强型屏蔽内壳以及多个绝缘块;该绝缘本体上具有开口朝上的第一插置腔和第二插置腔,第二插置腔的底面下凹形成有多个信号端子槽和多个接地端子槽,该多个信号端子槽和多个接地端子槽均贯穿至绝缘本体的底面,且信号端子槽与接地端子槽彼此隔开;该第一端子组设置于绝缘本体上,第一端子组具有多个第一接触部和多个第一焊接部,该多个第一接触部外露于第一插置腔中,多个第一焊接部向外伸出绝缘本体;该第二端子组由多组信号端子和多组接地端子组成,该多组信号端子和多组接地端子交替并排间隔设置,该多组信号端子分别插装固定在对应的信号端子槽中,该多组接地端子分别插装固定在对应的接地端子槽中,每一信号端子均具有一体成型连接的信号接触部、信号固定部和信号焊接部,每一接地端子均具有一体成型连接的接地接触部、接地固定部和接地焊接部,多个信号接触部和多个接地接触部均外露于第二插置腔中,多个信号焊接部和多个接地焊接部向外伸出绝缘本体;该底塞体与多个绝缘块一体成型连接并固定于绝缘本体的底部,多个绝缘块分别与对应组信号端子的信号固定部镶嵌成型固定在一起,多个绝缘块分别嵌于对应的信号端子槽中,该底塞体包括有底板以及于底板的表面向上延伸出的多个第一填充部和多个第二填充部,该底板盖住...
【专利技术属性】
技术研发人员:樊真真,
申请(专利权)人:东莞市安阔欣精密电子有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。