存储器及其偏置电压产生电路、方法技术

技术编号:31944920 阅读:19 留言:0更新日期:2022-01-19 21:32
本申请公开了一种存储器及其偏置电压产生电路、方法,偏置电压产生电路包括:带隙基准源信号处理单元,用于接收带隙基准源电路输出的带隙基准源电信号,并对带隙基准源电信号进行处理以产生相应的处理信号;偏置电压产生单元,连接带隙基准源信号处理单元以根据处理信号生成相应的偏置电压基准信号,以以基于所述带隙基准源电信号调节所述偏置电压基准信号。上述方案,能够有效地避免偏置电压基准信号受其他因素影响,提高精确度。提高精确度。提高精确度。

【技术实现步骤摘要】
存储器及其偏置电压产生电路、方法


[0001]本申请涉及存储
,特别是涉及一种存储器及其偏置电压产生电路、方法。

技术介绍

[0002]存储器设有大量的存储单元。在存储器的存储单元进行读取操作或者校验操作时,需要在存储单元施加合适的偏置电压,从而通过将偏置电压与存储单元的阈值电压进行比较,并根据比较结果来控制存储单元的通断,以读取数据。
[0003]其中,存储单元的阈值电压具有负温度系数,即阈值电压随着外界温度的升高而变低,因此其要求施加到存储单元的偏置电压也具有相应的负温度系数。现有技术中,通常是在偏置电压产生电路中设置一个与存储单元结构相关的NMOS管,使NMOS管与存储单元匹配,从而具有匹配的负温度系数,因此,偏置电压产生电路获取的偏置电压也具有对应的负温度系数。但是,NMOS管的阈值电压易于受多种因素影响,例如栅氧化层的厚度、沟道的注入浓度、沟道的长度/宽度等制造误差,而温度系数仅属于其中一种因素,精确度低。

技术实现思路

[0004]本申请至少提供一种存储器及其偏置电压产生电路、方法。
[0005]本申请第一方面提供了一种存储器偏置电压产生电路,包括:带隙基准源信号处理单元,用于接收带隙基准源电路输出的带隙基准源电信号,并对所述带隙基准源电信号进行处理以产生相应的处理信号;
[0006]偏置电压产生单元,连接所述带隙基准源信号处理单元以根据所述处理信号生成相应的偏置电压基准信号,以基于所述带隙基准源电信号调节所述偏置电压基准信号。
[0007]其中,所述带隙基准源电信号为带隙基准电流信号,所述带隙基准源信号处理单元包括:
[0008]第一电阻,其第一端接收所述带隙基准电流信号,而第二端接地,以将所述带隙基准电流信号转换成相应的带隙基准电压信号;
[0009]驱动缓存器,连接所述第一电阻以接收所述带隙基准电压信号并产生相应的驱动信号,以驱动所述偏置电压产生单元。
[0010]其中,所述驱动缓存器包括:
[0011]第一运算放大器,其第一输入端接收所述带隙基准电压信号,而其输出端连接第二输入端并用于输出所述驱动信号。
[0012]其中,所述偏置电压产生单元包括:
[0013]第二运算放大器,其第一输入端接收参考电压,第二输入端通过第二电阻而连接至所述驱动缓存器的输出端,而其输出端通过第三电阻而连接至所述第二输入端与所述第二电阻之间的连接节点,其中,所述输出端用于输出所述偏置电压基准信号。
[0014]其中,所述偏置电压基准信号满足以下公式:
[0015]Vout=(1+R3/R2)*Vref-(R3/R2)*VPTAT
flash芯片、EEPROM(Electrically Erasable Programmable read only memory,带电可擦可编程只读存储器)芯片或NOR Flash(非易失闪存技术)芯片。该偏置电压产生电路20包括带隙基准源信号处理单元21和偏置电压产生单元22,偏置电压产生单元22与带隙基准源信号处理单元21连接。
[0034]在本公开实施例中,带隙基准源信号处理单元21进一步与带隙基准源电路200连接,带隙基准源信号处理单元21用于接收带隙基准源电路200输出的带隙基准源电信号,带隙基准源电路200输出的带隙基准源电信号包括带隙基准电流信号。
[0035]众所周知,存储器,如Nand-flash芯片,其设置有带隙基准源电路200,以利用带隙基准源电路200产生的带隙基准源电信号(如,带隙基准电流信号)来为存储单元正常工作而提供各类信号,其中带隙基准源电信号具有正温度系数。
[0036]带隙基准源信号处理单元21对带隙基准源电信号进行处理,以产生相应的处理信号,其中处理信号的温度系数与带隙基准源电信号的温度系数一致,即处理信号具有正温度系数。偏置电压产生单元22从带隙基准源信号处理单元21接收处理信号,根据处理信号生成相应的偏置电压基准信号,偏置电压基准信号用于驱动存储单元,以基于带隙基准电流信号调节偏置电压基准信号。
[0037]上述方案,与现有的偏置电压产生电路相比,本申请的偏置电压产生电路20并非是利用与存储单元结构相关的NMOS管来获取相关的温度系数,而是接收存储器的带隙基准源电信号,从而有效地避免偏置电压基准信号受其他因素影响;基于带隙基准电流信号调节偏置电压基准信号,实现调整偏置电压基准信号的温度系数,从而提高精确度。
[0038]请参阅图2,图2是本申请偏置电压产生电路另一实施例的电路图。其中,带隙基准源电信号为带隙基准电流信号,例如带隙基准源电路200为电流源I。带隙基准源信号处理单元21包括:第一电阻R1和驱动缓存器211。
[0039]第一电阻R1的第一端接收带隙基准电流信号IPTAT,即第一电阻R1的第一端连接电流源I;第一电阻R1的第二端接地,第一电阻R1将带隙基准电流信号IPTAT转换为相应的带隙基准电压信号VPTAT。驱动缓存器211连接第一电阻R1以接收带隙基准电压信号VPTAT并产生相应的驱动信号Vout1,即驱动缓存器211与第一电阻R1的第一端连接。其中,带隙基准电压信号VPTAT满足以下公式:
[0040]VPTAT=R1*IPTAT
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
(1)
[0041]VPTAT为带隙基准电压信号VPTAT的电压值,IPTAT为带隙基准电流信号IPTAT的电流值,而R1为第一电阻R1的阻值。
[0042]具体地,驱动缓存器211包括第一运算放大器Av1,第一运算放大器Av1的第一输入端接收带隙基准电压信号VPTAT,第一运算放大器Av1的输出端连接第一运算放大器Av1的第二输入端,第一运算放大器Av1的输出端用于输出驱动信号Vout1。
[0043]偏置电压产生单元22包括第二运算放大器Av2,第二运算放大器Av2的第二输入端通过第二电阻R2而连接至驱动缓存器211的输出端,即第二运算放大器Av2的第二输入端通过第二电阻R2连接第一运算放大器Av1的输出端;第二运算放大器Av2的输出端通过第三电阻R3而连接至第二运算放大器Av2的第二输入端与第二电阻R2之间的连接节点,即第二运算放大器Av2的输出端通过第三电阻R3连接第二运算放大器Av2的第二输入端;第二运算放大器Av2的第一输入端接收参考电压Vref;第二运算放大器Av2的输出端用于输出偏置电压
基准信号Vout。
[0044]以下描述偏置电压产生电路20的工作原理:
[0045]电流源I用于输出带隙基准电流信号IPTAT,带隙基准电流信号IPTAT流过第一电阻R1,以产生带隙基准电压信号VPTAT,其中带隙基准电流信号IPTAT具有正温度系数,因此由带隙基准电流信号IPTAT产生的带隙基准电压信号VPTAT也具有正温度系数。
[0046]第一运算放大器Av1的第一输入端接收带隙基准电压信号VPTAT本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种存储器偏置电压产生电路,其特征在于,包括:带隙基准源信号处理单元,用于接收带隙基准源电路输出的带隙基准源电信号,并对所述带隙基准源电信号进行处理以产生相应的处理信号;偏置电压产生单元,连接所述带隙基准源信号处理单元以根据所述处理信号生成相应的偏置电压基准信号,以基于所述带隙基准源电信号调节所述偏置电压基准信号。2.根据权利要求1所述的存储器偏置电压产生电路,其特征在于,所述带隙基准源电信号为带隙基准电流信号,所述带隙基准源信号处理单元包括:第一电阻,其第一端接收所述带隙基准电流信号,而第二端接地,以将所述带隙基准电流信号转换成相应的带隙基准电压信号;驱动缓存器,连接所述第一电阻以接收所述带隙基准电压信号并产生相应的驱动信号,以驱动所述偏置电压产生单元。3.根据权利要求2所述的存储器偏置电压产生电路,其特征在于,所述驱动缓存器包括:第一运算放大器,其第一输入端接收所述带隙基准电压信号,而其输出端连接第二输入端并用于输出所述驱动信号。4.根据权利要求3所述的存储器偏置电压产生电路,其特征在于,所述偏置电压产生单元包括:第二运算放大器,其第一输入端接收参考电压,第二输入端通过第二电阻而连接至所述驱动缓存器的输出端,而其输出端通过第三电阻而连接至所述第二输入端与所述第二电阻之间的连接节点,其中,所述...

【专利技术属性】
技术研发人员:左平张其营钱慧赵前利
申请(专利权)人:上海江波龙微电子技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1