像素电路、驱动方法和显示装置制造方法及图纸

技术编号:31806106 阅读:21 留言:0更新日期:2022-01-08 11:08
本发明专利技术提供一种像素电路、驱动方法和显示装置。所述像素电路包括驱动电路、数据写入电路、补偿控制电路、发光控制电路、储能电路和发光元件;补偿控制电路在补偿控制信号的控制下,控制驱动电路的控制端与驱动电路的第一端之间连通;数据写入电路在写入控制信号的控制下,将数据电压写入驱动电路的控制端;发光控制电路在发光控制信号的控制下,控制驱动电路的第二端与发光元件的第一极之间连通;储能电路的第一端与驱动电路的控制端电连接,储能电路的第二端与驱动电路的第二端电连接;所述补偿控制信号和所述写入控制信号为同一扫描信号生成电路生成的扫描信号。本发明专利技术可以简化边框尺寸。框尺寸。框尺寸。

【技术实现步骤摘要】
像素电路、驱动方法和显示装置


[0001]本专利技术涉及显示
,尤其涉及一种像素电路、驱动方法和显示装置。

技术介绍

[0002]现有的应用于AMOLED(有源矩阵有机发光二极管)显示装置中的像素电路采用的信号线的数目多,不利于简化GOA(Gate On Array,设置于阵列基板上的驱动电路)设计,不利于简化边框尺寸。

技术实现思路

[0003]本专利技术的主要目的在于提供一种像素电路、驱动方法和显示装置,解决现有技术中采用的信号线的数目多,不利于简化GOA(Gate On Array,设置于阵列基板上的驱动电路)设计,不利于简化边框尺寸的问题。
[0004]为了达到上述目的,本专利技术实施例提供了一种像素电路,包括驱动电路、数据写入电路、补偿控制电路、发光控制电路、储能电路和发光元件;
[0005]所述补偿控制电路分别与补偿控制线、所述驱动电路的控制端和所述驱动电路的第一端电连接,用于在所述补偿控制线提供的补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第一端之间连通;
[0006]所述数据写入电路分别与写入控制线、数据线与所述驱动电路的控制端电连接,用于在所述写入控制线提供的写入控制信号的控制下,将所述数据线提供的数据电压写入所述驱动电路的控制端;
[0007]所述发光控制电路分别与发光控制线、所述驱动电路的第二端与所述发光元件的第一极电连接,用于在所述发光控制线提供的发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通
[0008]所述驱动电路的第一端与第一电压端电连接,所述驱动电路用于在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通;
[0009]所述储能电路的第一端与所述驱动电路的控制端电连接,所述储能电路的第二端与所述驱动电路的第二端电连接,所述储能电路用于储存电能;
[0010]所述发光元件的第二极与第二电压端电连接;
[0011]所述补偿控制信号和所述写入控制信号为同一扫描信号生成电路生成的扫描信号。
[0012]可选的,本专利技术至少一实施例所述的像素电路还包括初始化电路;
[0013]所述初始化电路分别与初始化控制线、初始电压端和所述发光元件的第一极电连接,用于在所述初始化控制线提供的初始化控制信号的控制下,将所述初始电压端提供的初始电压写入所述发光元件的第一极。
[0014]可选的,所述初始化控制信号和所述补偿控制信号为同一扫描信号生成电路生成的扫描信号。
[0015]可选的,所述数据写入电路包括第一晶体管;
[0016]所述第一晶体管的控制极与所述写入控制线电连接,所述第一晶体管的第一极与所述数据线电连接,所述第一晶体管的第二极与所述驱动电路的控制端电连接;
[0017]所述补偿控制电路包括第二晶体管;
[0018]所述第二晶体管的控制极与所述补偿控制线电连接,所述第二晶体管的第一极与所述驱动电路的控制端电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。
[0019]可选的,所述发光控制电路包括第三晶体管;
[0020]所述第三晶体管的控制极与所述发光控制线电连接,所述第三晶体管的第一极与所述驱动电路的第二端电连接,所述第三晶体管的第二极与所述发光元件的第一极电连接。
[0021]可选的,所述储能电路包括存储电容;所述存储电容的第一端与所述驱动电路的控制端电连接,所述存储电容的第二端与所述驱动电路的第二端电连接。
[0022]可选的,所述驱动电路包括驱动晶体管;
[0023]所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端。
[0024]可选的,所述初始化电路包括第四晶体管;
[0025]所述第四晶体管的控制极与所述初始化控制线电连接,所述第四晶体管的第一极与所述初始电压端电连接,所述第四晶体管的第二极与所述发光元件的第一极电连接。
[0026]本专利技术实施例还提供了一种驱动方法,应用于上述的像素电路,显示周期包括先后设置的阈值补偿阶段、数据写入阶段和发光阶段,所述驱动方法还包括:
[0027]在所述阈值补偿阶段,补偿控制电路在补偿控制信号的控制下,控制驱动电路的控制端与所述驱动电路的第一端之间连通,发光控制电路在发光控制信号的控制下,断开所述驱动电路的第二端与发光元件的第一极之间的连接;通过对储能电路充电,而提升所述驱动电路的控制端的电位,直至所述驱动电路的控制端的电位变为V1Z

Vth,所述驱动电路关闭;Vth为所述驱动电路中的驱动晶体管的阈值电压,V1Z为第一电压端提供的第一电压信号的电压值;
[0028]在所述数据写入阶段,数据写入电路在写入控制信号的控制下,将数据线提供的数据电压写入所述驱动电路的控制端,所述发光控制电路在所述发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;
[0029]在所述发光阶段,所述发光控制电路在所述发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通,所述驱动电路驱动所述发光元件发光。
[0030]可选的,显示周期还包括设置于所述阈值补偿阶段和所述数据写入阶段之间的间隔阶段;所述驱动方法还包括:
[0031]在所述间隔阶段,所述发光控制电路在所述发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通,所述补偿控制电路在所述补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第一端之间连通。
[0032]可选的,所述像素电路还包括初始化电路;所述显示周期还包括设置于所述阈值
补偿阶段之前的复位阶段;所述驱动方法包括:
[0033]在所述复位阶段,所述初始化电路在所述初始化控制信号的控制下,将初始电压写入所述发光元件的第一极,所述发光控制电路在所述发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通。
[0034]本专利技术实施例还提供了一种显示装置,包括上述的像素电路。
[0035]本专利技术实施例所述的像素电路、驱动方法和显示装置能够减少采用的信号线的个数,可以简化GOA(Gate On Array,设置于阵列基板上的驱动电路)设计,简化边框尺寸,对提升良率有明显作用。
附图说明
[0036]图1是本专利技术实施例所述的像素电路的结构图;
[0037]图2是本专利技术至少一实施例所述的像素电路的结构图;
[0038]图3是本专利技术至少一实施例所述的像素电路的电路图;
[0039]图4是本专利技术如图3所示的像素电路的至少一实施例的工作时序图。
具体实施方式
[0040]下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,包括驱动电路、数据写入电路、补偿控制电路、发光控制电路、储能电路和发光元件;所述补偿控制电路分别与补偿控制线、所述驱动电路的控制端和所述驱动电路的第一端电连接,用于在所述补偿控制线提供的补偿控制信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第一端之间连通;所述数据写入电路分别与写入控制线、数据线与所述驱动电路的控制端电连接,用于在所述写入控制线提供的写入控制信号的控制下,将所述数据线提供的数据电压写入所述驱动电路的控制端;所述发光控制电路分别与发光控制线、所述驱动电路的第二端与所述发光元件的第一极电连接,用于在所述发光控制线提供的发光控制信号的控制下,控制所述驱动电路的第二端与所述发光元件的第一极之间连通;所述驱动电路的第一端与第一电压端电连接,所述驱动电路用于在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通;所述储能电路的第一端与所述驱动电路的控制端电连接,所述储能电路的第二端与所述驱动电路的第二端电连接,所述储能电路用于储存电能;所述发光元件的第二极与第二电压端电连接;所述补偿控制信号和所述写入控制信号为同一扫描信号生成电路生成的扫描信号。2.如权利要求1所述的像素电路,其特征在于,还包括初始化电路;所述初始化电路分别与初始化控制线、初始电压端和所述发光元件的第一极电连接,用于在所述初始化控制线提供的初始化控制信号的控制下,将所述初始电压端提供的初始电压写入所述发光元件的第一极。3.如权利要求2所述的像素电路,其特征在于,所述初始化控制信号和所述补偿控制信号为同一扫描信号生成电路生成的扫描信号。4.如权利要求1所述的像素电路,其特征在于,所述数据写入电路包括第一晶体管;所述第一晶体管的控制极与所述写入控制线电连接,所述第一晶体管的第一极与所述数据线电连接,所述第一晶体管的第二极与所述驱动电路的控制端电连接;所述补偿控制电路包括第二晶体管;所述第二晶体管的控制极与所述补偿控制线电连接,所述第二晶体管的第一极与所述驱动电路的控制端电连接,所述第二晶体管的第二极与所述驱动电路的第一端电连接。5.如权利要求1所述的像素电路,其特征在于,所述发光控制电路包括第三晶体管;所述第三晶体管的控制极与所述发光控制线电连接,所述第三晶体管的第一极与所述驱动电路的第二端电连接,所述第三晶体管的第二极与所述发光元件的第一极电连接。6.如权利要求1所述的像素电路,其特征在于,所述储能电路包括存储电容;所述存储电容的第一端与所述驱动电路的控制端电连接,所述存储电容的第二端与所述驱动电路的第二端电连接。7.如权...

【专利技术属性】
技术研发人员:李永谦袁粲吴刘
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1