【技术实现步骤摘要】
显示面板及显示装置
[0001]本专利技术涉及显示
,尤其涉及一种显示面板及显示装置。
技术介绍
[0002]采用屏下摄像头(Camera Under Panel,CUP)技术时,为降低驱动CUP区像素发光的像素驱动电路对CUP区的影响,会使一个像素驱动电路同时驱动多个CUP区的子像素。在主显示区与CUP区交界处,至少两条扫描信号线通过连接走线合并成一条走线并与CUP区的像素驱动电路相连接,此连接走线与像素驱动电路之间易出现耦合作用,从而影响正常显示。
技术实现思路
[0003]本专利技术实施例提供一种显示面板及显示装置,以解决现有的显示面板在主显示区与CUP区交界处,至少两条扫描信号线通过连接走线合并成一条走线并与CUP区的像素驱动电路相连接,此连接走线与像素驱动电路之间易出现耦合作用,从而影响正常显示的技术问题。
[0004]为解决上述问题,本专利技术提供的技术方案如下:
[0005]本专利技术提供一种显示面板,包括功能附加区和围绕所述功能附加区的主显示区;所述显示面板包括: >[0006]多个像本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种显示面板,其特征在于,包括功能附加区和围绕所述功能附加区的主显示区;所述显示面板包括:多个像素行,多个所述像素行包括多个复合像素行,每一所述复合像素行包括位于所述功能附加区内的多个辅子像素和位于所述主显示区的多个主子像素;多个辅像素驱动电路,每一所述辅像素驱动电路连接于多个所述辅子像素以驱动对应的多个所述辅子像素发光;多个主像素驱动电路,每一所述主像素驱动电路连接于对应的所述主子像素以驱动对应的所述主子像素发光;以及多级栅极驱动电路,通过多条扫描信号线分别连接于多个所述辅像素驱动电路及多个所述主像素驱动电路,每一级所述扫描信号线包括P条主扫描信号线和Q条辅扫描信号线,Q条所述辅扫描信号线包括Z条第一辅扫描信号线和(Q
‑
Z)条第二辅扫描信号线,每一所述主像素驱动电路通过对应的所述主扫描信号线连接于对应的所述栅极驱动电路,每一所述辅像素驱动电路通过所述第一辅扫描信号线连接于对应的所述主扫描信号线以连接于对应的所述栅极驱动电路,每一条所述第二辅扫描信号线的一端连接于对应的所述主扫描信号线,另一端浮置;其中,P≥Q,P≥2,Q≥1,Q≥Z,Z≥1,P、Q、Z均为整数。2.根据权利要求1所述的显示面板,其特征在于,Z=1。3.根据权利要求2所述的显示面板,其特征在于,P=2,Q=2或1。4.根据权利要求1所述的显示面板,其特征在于,所述功能附加区包括显示透光区及位于所述显示透光区外围的过渡显示区,多个所述主像素驱动电路位于所述主显示区内,多个所述辅像素驱动电路位于所述过渡显示区内。5.根据权利要求4所述的显示面板,其特征在于,每一条所述第二辅扫描信号线的一端在所述主显示区连接于对应的所述主扫描信号线,另一端在所述过渡显示区内浮置。6.根据权利要求4所述的显示面板,其特征在于,所述第一辅扫描信号线包括位于所述过渡显示区的过渡扫描段,所述过渡扫描段包括:第一过渡部,与对应的所述主扫描信号线连接;第二过渡部,与对应的所述辅像素驱动电路连接;以及第三过渡部,连接所述第一过渡部和所述第二过渡部;其中,所述第二过渡部相对于所述第一过渡部、所述第三过渡部是倾斜的。7.根据权利要求1所述的显示面板,其特征在于,第M+1个像素行为多个所述复合像素行中的第1个复合像素行,在和位于第i个复合像素行中的多个所述辅子像素连接的所述辅像素驱动电路相连接的多条所述第一辅扫描信号线中,对应于第Ni级所述扫描信号线中的所述第一辅扫描信号线连接于位于第i个复合像素行中的多个所述主子像素连接的所述主像素驱动电路;其中,Ni=M+i,i≥1。8.根据权利要求7所述的显示面板,其特征在于,和位于第p个~第q个所述复合像素行中的多个所述辅子像素连接的所述辅像素驱动电路连接于第Np级扫描信号线、第Np+Y级扫描信号线及第Nq级扫描信号线,位于第i个所述复合像素行中的所述主子像素对应的所述主像素驱动电路与第Ni级扫描信号线、第Ni+1级扫描信号线连接;其中,Np=M+p,Nq=M+q,Ni=M+i;0<Y<Nq
‑
Np;p≤i≤q。9.根据权利要求1所述的显示面板,其特征在于,每一所述主像素驱动电路连接于X1个
所述栅极驱动电路,每一所述辅像素驱动...
【专利技术属性】
技术研发人员:向松坡,
申请(专利权)人:武汉华星光电半导体显示技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。