驱动电路板、显示模组及其制作方法、显示装置制造方法及图纸

技术编号:30906081 阅读:28 留言:0更新日期:2021-11-22 23:51
本申请提供了一种驱动电路板、显示模组及其制作方法、显示装置。该驱动电路板包括:第一电路板和第二电路板;第一电路板连接源极驱动电路覆晶薄膜,设置有第一电源;覆晶薄膜包括第一覆晶薄膜和第二覆晶薄膜;第二电路板与第一电路板连接,包括控制电路和时序控制器电路;时序控制器电路与控制电路连接;控制电路与最后一个第一覆晶薄膜的输出端连接,用于使得最后一个第一覆晶薄膜的输出端与时序控制器电路导通;和/或,控制电路与除最后一个第二覆晶薄膜外的至少一个第二覆晶薄膜的输出端连接,用于使得对应连接的第二覆晶薄膜的输出端与时序控制器电路导通。应用本发明专利技术的驱动电路板,CEDS接口产品能够满足竖向切割使用需求。求。求。

【技术实现步骤摘要】
驱动电路板、显示模组及其制作方法、显示装置


[0001]本申请涉及显示
,具体而言,本申请涉及一种驱动电路板、显示模组及其制作方法、显示装置。

技术介绍

[0002]数字标牌、游戏机、商超零售、轨道交通等领域通常需要各种各样尺寸的显示屏,为了降低显示屏的制作成本,通常会采用将已经制作完成的大尺寸的显示屏进行切割,以形成不同尺寸要求的显示屏,早期显示屏切割均为横向切割,但是随着显示产品应用领域的不断扩大,产生了竖向切割屏幕的需求,竖向切割受限因素较多,如显示面板必须是双边驱动(栅极驱动电路需要采用双边驱动的方式),以及时序控制器电路(TCON IC)和源极驱动电路(Source IC)之间的信号接口切割后需要能正常使用。
[0003]目前电视(TV)类显示模组中,时序控制器电路与源极驱动电路之间常用的信号接口为CEDS(Clock Embedded Differential Signal,时钟嵌入差分信号)和USIT(Unified Standard Interface for TV,电视统一标准接口),本申请的专利技术人发现,现有技术CEDS接口产品竖向切割后,接口握手信号LOCK信号无法正常反馈给TCON IC,TCON IC无法输出有效显示信号,进而会导致显示异常。

技术实现思路

[0004]本申请针对现有方式的缺点,提出一种驱动电路板、显示模组及其制作方法、显示装置,用以解决现有技术CEDS接口TV类产品竖向切割后会导致显示异常的技术问题。
[0005]第一个方面,本申请实施例提供了一种驱动电路板,包括第一电路板和第二电路板;
[0006]所述第一电路板连接源极驱动电路的覆晶薄膜,设置有第一电源;所述覆晶薄膜包括第一组覆晶薄膜和第二组覆晶薄膜,所述第一组覆晶薄膜包括多个级联的第一覆晶薄膜,所述第二组覆晶薄膜包括多个级联的第二覆晶薄膜;
[0007]所述第二电路板与第一电路板连接,包括控制电路和时序控制器电路,所述控制电路与所述时序控制器电路连接;
[0008]所述第一电源与所述第一个第一覆晶薄膜的输入端连接,最后一个所述第一覆晶薄膜的输出端与第一个所述第二覆晶薄膜的输入端连接;
[0009]所述控制电路与最后一个所述第一覆晶薄膜的输出端连接,用于使得最后一个所述第一覆晶薄膜的输出端与所述时序控制器电路导通;和/或,所述控制电路与除最后一个所述第二覆晶薄膜外的至少一个所述第二覆晶薄膜的输出端连接,用于使得对应连接的所述第二覆晶薄膜的输出端与所述时序控制器电路导通;所述时序控制器电路与最后一个所述第二覆晶薄膜的输出端连接。
[0010]可选的,所述第二电路板还包括第二电源,所述第二电源与所述控制电路连接;
[0011]所述控制电路与第一个所述第二覆晶薄膜的输入端连接,用于使得所述第二电源
与第一个所述第二覆晶薄膜的输入端导通。
[0012]可选的,所述控制电路分别与除最后一个所述第二覆晶薄膜外的每一个所述第二覆晶薄膜的输出端连接;
[0013]所述控制电路还用于使得对应连接的所述第二覆晶薄膜的输出端与所述时序控制器电路导通。
[0014]可选的,所述控制电路包括第一拨码开关、第二拨码开关和拨码开关组,所述拨码开关组包括多个第三拨码开关;
[0015]所述第一拨码开关的一端与所述第二电源连接,另一端与第一个所述第二覆晶薄膜的输入端连接;所述第二拨码开关的一端与所述时序控制器电路连接,另一端与最后一个所述第一覆晶薄膜的输出端连接;所述第三拨码开关的一端与除最后一个所述第二覆晶薄膜外的所述第二覆晶薄膜的输出端一一对应连接,另一端与所述时序控制器电路连接。
[0016]可选的,所述第一拨码开关、所述第二拨码开关和所述第三拨码开关并联连接。
[0017]可选的,所述控制电路包括第一拨码开关和第二拨码开关;所述第一拨码开关的一端与所述第二电源连接,另一端与第一个所述第二覆晶薄膜的输入端连接;所述第二拨码开关的一端与最后一个所述第一覆晶薄膜的输出端连接,另一端与所述时序控制器电路连接。
[0018]可选的,所述第一组覆晶薄膜包括的第一覆晶薄膜的个数与所述第二组覆晶薄膜包括的第二覆晶薄膜的个数相等;所述第一电源和所述第二电源的电压值相等。
[0019]在第二方面,本申请公开了一种显示模组,包括显示面板以及第一方面所述的驱动电路板;所述显示面板与源极驱动电路的覆晶薄膜绑定;所述第一电路板与所述源极驱动电路的覆晶薄膜连接。
[0020]可选的,所述第一组覆晶薄膜包括的第一覆晶薄膜的个数与所述第二组覆晶薄膜包括的第二覆晶薄膜的个数相等;
[0021]所述驱动电路板包括两个所述第二电路板,所述第二电路板包括第二电源,所述显示面板包括间隔设置的第一显示面板和第二显示面板;
[0022]所述第一显示面板与所述第一组覆晶薄膜绑定,所述第二显示面板与所述第二组覆晶薄膜绑定;
[0023]所述第一电路板包括第一子电路板和第二子电路板;所述第一子电路板与所述第一组覆晶薄膜连接,所述第二子电路板与所述第二组覆晶薄膜连接;所述第一子电路板与其中一个所述第二电路板连接;所述第二子电路板与另一个所述第二电路板连接。
[0024]可选的,所述第一组覆晶薄膜包括的第一覆晶薄膜的个数与所述第二组覆晶薄膜包括的第二覆晶薄膜的个数相等;
[0025]所述显示面板包括第一显示面板,所述第一显示面板与所述第一组覆晶薄膜和部分所述第二覆晶薄膜绑定;所述第一电路板包括第一子电路板,所述第一子电路板与所述第一组覆晶薄膜和部分所述第二覆晶薄膜连接;
[0026]与所述第一子电路板连接的所述第二覆晶薄膜中,至少最后一个所述第二覆晶薄膜与所述控制电路连接。
[0027]在第三方面,本申请公开了一种显示装置,包括第二方面所述的显示模组。
[0028]第四方面,本申请公开了一种显示模组的制作方法,包括:
[0029]制作一显示面板,所述显示面板包括栅极驱动电路,且绑定有源极驱动电路的覆晶薄膜,所述栅极驱动电路包括分别位于显示区两侧的第一栅极驱动电路和第二栅极驱动电路,所述覆晶薄膜包括第一组覆晶薄膜和第二组覆晶薄膜,所述第一组覆晶薄膜包括多个级联的第一覆晶薄膜,所述第二组覆晶薄膜包括多个级联的第二覆晶薄膜;
[0030]制作第一电路板,所述第一电路板与所述覆晶薄膜连接,包括第一电源,所述第一电源与第一个所述第一覆晶薄膜的输入端连接;
[0031]制作第二电路板,所述第二电路板与所述第一电路板连接,包括控制电路和时序控制器电路,所述时序控制器电路分别与所述控制电路和最后一个所述第二覆晶薄膜的输出端连接;最后一个所述第一覆晶薄膜的输出端与第一个所述第二覆晶薄膜的输入端连接;所述控制电路与最后一个所述第一覆晶薄膜的输出端连接,用于使得最后一个所述第一覆晶薄膜的输出端与所述时序控制器电路导通;和/或,所述控制电路与除最后一个所述第二覆晶薄膜外的至少一个所述第二覆晶薄膜的输出端连接,用本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种驱动电路板,用于驱动显示面板,其特征在于,包括第一电路板和第二电路板;所述第一电路板连接源极驱动电路的覆晶薄膜,设置有第一电源;所述覆晶薄膜包括第一组覆晶薄膜和第二组覆晶薄膜,所述第一组覆晶薄膜包括多个级联的第一覆晶薄膜,所述第二组覆晶薄膜包括多个级联的第二覆晶薄膜;所述第二电路板与第一电路板连接,包括控制电路和时序控制器电路,所述控制电路与所述时序控制器电路连接;所述第一电源与所述第一个第一覆晶薄膜的输入端连接,最后一个所述第一覆晶薄膜的输出端与第一个所述第二覆晶薄膜的输入端连接;所述控制电路与最后一个所述第一覆晶薄膜的输出端连接,用于使得最后一个所述第一覆晶薄膜的输出端与所述时序控制器电路导通;和/或,所述控制电路与除最后一个所述第二覆晶薄膜外的至少一个所述第二覆晶薄膜的输出端连接,用于使得对应连接的所述第二覆晶薄膜的输出端与所述时序控制器电路导通;所述时序控制器电路与最后一个所述第二覆晶薄膜的输出端连接。2.如权利要求1所述的驱动电路板,其特征在于,所述第二电路板还包括第二电源,所述第二电源与所述控制电路连接;所述控制电路与第一个所述第二覆晶薄膜的输入端连接,用于使得所述第二电源与第一个所述第二覆晶薄膜的输入端导通。3.如权利要求2所述的驱动电路板,其特征在于,所述控制电路分别与除最后一个所述第二覆晶薄膜外的每一个所述第二覆晶薄膜的输出端连接;所述控制电路还用于使得对应连接的所述第二覆晶薄膜的输出端与所述时序控制器电路导通。4.如权利要求3所述的驱动电路板,其特征在于,所述控制电路包括第一拨码开关、第二拨码开关和拨码开关组,所述拨码开关组包括多个第三拨码开关;所述第一拨码开关的一端与所述第二电源连接,另一端与第一个所述第二覆晶薄膜的输入端连接;所述第二拨码开关的一端与所述时序控制器电路连接,另一端与最后一个所述第一覆晶薄膜的输出端连接;所述第三拨码开关的一端与除最后一个所述第二覆晶薄膜外的所述第二覆晶薄膜的输出端一一对应连接,另一端与所述时序控制器电路连接。5.如权利要求4所述的驱动电路板,其特征在于,所述第一拨码开关、所述第二拨码开关和所述第三拨码开关并联连接。6.如权利要求2所述的驱动电路板,其特征在于,所述控制电路包括第一拨码开关和第二拨码开关;所述第一拨码开关的一端与所述第二电源连接,另一端与第一个所述第二覆晶薄膜的输入端连接;所述第二拨码开关的一端与最后一个所述第一覆晶薄膜的输出端连接,另一端与所述时序控制器电路连接。7.如权利要求2

6任一项所述的驱动电路板,其特征在于,所述第一组覆晶薄膜包括的第一覆晶薄膜的个数与所述第二组覆晶薄膜包括的第二覆晶薄膜的个数相等;
所述第一电源和所述第二电源的电压值相等。8.一种显示模组,其特征在于,包括显示面板以及如权利要求1

7任一项所述的驱动电路板;所述显示面板与源极驱动电路的覆晶薄膜绑定;所述第一电路板与所述源极驱动电路的覆晶薄膜连接。9.如权利要求8所述的显示模组,其特征在于,所述第一组覆晶薄膜包括的第一覆晶薄膜的个数与所述第二组覆晶薄膜包括的第二覆晶薄膜的个数相等;所述驱动电路板包括两个所述第二电路板,所述第二电路板包括第二电源,所述显示面板包括间隔设置的第一显示面板和第二显示面板;所述第一显示面板与所述第一组覆晶薄膜绑定,所述第二显示面板与所述第二组覆晶薄膜绑定;所述第一电路板包括第一子电路板和第二子电路板;所述第一子电路板与所述第一组覆晶薄膜连接,所述第二...

【专利技术属性】
技术研发人员:耿伟彪冯天一任璟睿张玉佳盖欣罗雯倩田雪贾媛韩天洋
申请(专利权)人:北京京东方显示技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1