数据存取装置及方法制造方法及图纸

技术编号:3035594 阅读:168 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及一种数据存取装置及方法,特别是涉及一种存取可支持微型低电压差动讯号(mini-Low Voltage Differential Signal,mini-LVDS)讯号传输接口的先进先出(First In First Out,FIFO)存储器的数据存取装置及方法。本发明专利技术的数据存取装置包括:一先进先出(First-in First-out,FIFO)存储器,用以储存该影像数据;以及一控制器,用以经由一环形手段存取该先进先出存储器;其中,该控制器是以像素为单位(Pixel-basis)来写入该影像数据至该先进先出存储器,并以传输通道为单位(Channel-basis)读取该先进先出存储器中的该影像数据。

Data access device and method

The invention relates to a data access device and method, especially relates to an access to support micro low voltage differential signal (MiniLow Voltage Differential Signal, MiniLVDS) signal transmission interface FIFO (First In First Out FIFO) data access device and method of memory. Data access device of the invention comprises a FIFO (Firstin Firstout, FIFO) memory for storing the image data; and a controller, through the means of access to a circular FIFO memory; wherein, the controller is in pixels (Pixelbasis) to write the image data to the advanced first out memory, and the transmission channel unit (Channelbasis) reads the FIFO of the image data in the memory.

【技术实现步骤摘要】

本专利技术涉及一种,特别是涉及一种存取可支持微型低电压差动讯号(mini-Low Voltage Differential Signal, mini-LVDS)讯号传 输接口的先进先出(First In First Out, FIFO)寄存器(存储器)的。
技术介绍
在科技发展日新月异的现今时代中,追求高解析度为显示器的市场趋 势,为了解决随着高解析度规格对应的较高的数据传输频宽需求,数据传 丰IN妾口,如孩i型j氐电压差动讯号(mini-Low Voltage Differential Signal, mini-LVDS)接口 ,已经存在以提供更高的数据传输频宽需求。微型低电压差动讯号接口是一种高速序列式传输,其具有可支持3通 道、4通道、5通道或6通道的数据输出组态,以同时输出寄存器中3个至 6个存储区块中的数据。而微型低电压差动讯号接口支持3通道的数据输入 组态。在传统设计中,微型低电压差动讯号接口使用寄存器的读取指标 (Pointer)可弹性地以3至6个存储区块为读取指标的步阶单位,亦即,读取 指标的地址每次完成读取之后,则以3、 4、 5、或6个存储区块为单位,改 变其所指向的地址。如此,寄存器可以弹性地支持3至6通道的数据输出 组态。在传统设计中,寄存器的存储区块数目需为写入与读取指标的各步阶 单位的公倍数,即是3、 4、 5及6的公倍数,使得写入与读取指标在根据 不同的步阶单位,来改变其所指向的地址时,寄存器的存储区块数目能同 时都能让3、 4、 5及6整除,而不产生余数。如此,在传统设计中,寄存 器的存储区块数目至少需设计为60的倍数。然而,这将使得传统设计中寄 存器的存储区块数目较多,即需要较大容量的寄存器,而使得成本也相对 地提高。因此,如何使得所需的寄存器的大小降低,是业界所致力的课题之—。
技术实现思路
本专利技术有关于一种,其具有可有效缩短应用于微型低电压差动讯号(mini-Low Voltage Differential Signal , LVDS)接口的寄存 器的存储区块数目的优点,以解决现有技术需要大容量寄存器的问题。 本专利技术提出一种数据存取装置,用以存取一影像数据,该装置包括 一先 进先出(First-inFirst-out, FIFO)存储器,用以储存该影像数据;以及一控制 器,用以经由一环形手段存取该先进先出存储器;其中,该控制器是以像 素为单位(Pixel-basis)来写入该影像数据至该先进先出存储器,并以传输通本专利技术还提出一种数据存取方法,用以存取一影像数据,该方法包括 以像素为单位(Pixel-basis)写入该影像数据至一先进先出(First-in First-out, FIFO)存储器;以及,以传输通道为单位(Channel-basis)读取储存于该先进先 出存储器中的该影像数据;其中,该先进先出存储器是通过一环形手段被 存取。本专利技术还提出一种数据存取方法,用以存取一先进先出(First In First Out, FIFO)存储器,该先进先出存储器具有多个存储区块,每个存储区块 具有多个存储单元,该数据存取方法包括(a)提供一写入指标,用以指向 该先进先出存储器的一写入地址;(b)于一写入时钟讯号的控制之下,根据 该写入指标目前所指向的写入地址写入N笔数据至该先进先出存储器中对 应N个存储区块中,其中,当该写入指标目前所指向的写入地址与该先进 先出存储器中最后一个存储区块的地址之差等于X,而X+1小于N时,则 该N笔数据中之前X+1笔数据被写入该先进先出存储器之后X+1个存储区 块,该N笔数据中之后N-(X+1)笔数据被写入该先进先出存储器之前N-(X+1) 个存储区块中,N为正整数;(c)于步骤(b)之后,根据该写入地址与数字N 执行相对于该先进先出存储器的存储区块数目的同余加法(Modulo Addition),以得到在下一次写入操作中,该写入指标所指向的写入地址;(d) 提供——阶读取指标,用以指向该先进先出存储器的一读取地址;(e)于一 读取时钟讯号的控制之下,根据该一阶读取指标目前所指向的读取地址分 别经由M个通道输出该先进先出存储器中对应的M个存储区块中的M笔 数据,其中,当该一阶读取指标目前所指向的读取地址与该先进先出存储器中最后一个存储区块的地址的差等于Y,且Y+1小于M时,则分别读取 该先进先出存储器之后Y+l个存储区块中的数据,以及该先进先出存储器 之前M-(Y+1)个存储区块中的数据,以分别得到该M笔数据中之前Y+l笔 数据及后M-(Y+1)笔数据,M为正整数;以及,(f)于步骤(e)之后,根据该法,以得到在下一次读取操作中,该一阶读取指标所指向的读取地址;其 中,经由该M个通道输出的该M笔数据实质上为一微型低电压差动讯号 (mini-Low Voltage Differential Signal, mini-LVDS)数据。为使本专利技术的上述内容能更明显易懂,下文特举一较佳实施例,并结 合附图详细说明如下。附图说明图1示出了依照本实施例的数据传输系统的方块图。 图2示出了依照本实施例的FIFO寄存器的示意图。 图3示出了图2中的先进先出寄存器的读取操作示意图。 图4示出了图2中的先进先出寄存器于前一个控制时间周期中的读取 操作示意图。图5示出了依照本实施例的FIFO寄存器支持的影像数据位数、读取通 道数、写入与读取时钟讯号Wr一Clk与Rd—Clk的频率关系表。 图6示出了依照本实施例的数据存取方法的流程图。 图7示出了依照本实施例的数据存取方法的部分流程图。附图符号说明10:显示面板驱动电路12:时序控制器14:源极驱动器16:微型低电压差动讯号接口单元 16a:存储器 16b:控制器 20:显示面板具体实施例方式本实施例提出一种微型低电压差动讯号(mini-Low Voltage Differential Signal, mini- LVDS)接口单元,其可通过较小的先进先出(First In First Out, FIFO)寄存器,来支持mini- LVDS接口不同的输出组态。请参照图1,其示出了应用本实施例的微型低电压差动讯号接口单元的 方块图。mini- LVDS接口单元10应用于显示面板驱动电^各10中,显示面 板驱动电路IO例如应用于显示系统(未示出了)。显示面板驱动电路10用以 接收来自影像数据源的影像数据,并输出对应的模拟数据Sal SaN至显示 面板20以显示对应的影像,N为大于l的整数。显示面板20包括一个像素阵列(未示出),其中各个像素例如包括N个 次像素。输入至mini- LVDS接口单元10的影像数据Sdl SdN分别对应至 模拟数据Sal SaN,模拟数据Sal SaN例如用以分别驱动显示面板20中一 个像素的N个次像素,如此,以驱动此像素来显示对应的影像。在本实施 例中以N等于3、影像数据Sdl Sd3分别与用以驱动像素包括的红色、绿 色及蓝色三个次像素的模拟数据Sal Sa3为例作说明,各笔影像数据 Sdl Sd3例如均包括8位(Bit)的数据。显示面板驱动电路IO还包括时序控制器(Timing Controller, TCON)12 及多个源极驱动器14。时序控制器12用以接收来自影像数据本文档来自技高网
...

【技术保护点】
一数据存取装置,用以存取一影像数据,该装置包括: 一先进先出存储器,用以储存该影像数据;以及 一控制器,用以经由一环形手段存取该先进先出存储器; 其中,该控制器是以像素为单位来写入该影像数据至该先进先出存储器,并以传输通道 为单位读取该先进先出存储器中的该影像数据。

【技术特征摘要】
CN 2007-12-7 200710196874.91. 一数据存取装置,用以存取一影像数据,该装置包括一先进先出存储器,用以储存该影像数据;以及一控制器,用以经由一环形手段存取该先进先出存储器;其中,该控制器是以像素为单位来写入该影像数据至该先进先出存储器,并以传输通道为单位读取该先进先出存储器中的该影像数据。2. 如权利要求1所述的数据存取装置,其中该控制器根据一一阶读取 指标及一二阶读取指标来读取该先进先出存储器中储存的该影像数据。3. 如权利要求2所述的数据存取装置,其中该先进先出存储器包括多 个存储区块,每个存储区块包括多个存储单元,该一阶读取指标用以指示 对应至所述存储区块其中之一的地址,该二阶读取指标用以指示对应至所 述存储单元其中之一的地址。4. 如权利要求1所述的数据存取装置,其中该数据存取装置整合于一 时序控制器中。5. 如权利要求1所述的数据存取装置,其中该控制器在一写入时钟讯 号的 一写入时钟周期中将对应至一像素的影像数据写入该先进先出存储 器。6. 如权利要求5所述的数据存取装置,其中在一读取时钟讯号的一读 取时钟周期中,该控制器将该影像数据中的M笔位对数据分别读取至M个 输出通道,其中M为正整数。7. 如权利要求6所述的数据存取装置,其中该读取时钟讯号的频率实 质上为该写入时钟讯号的频率的T倍,其中T等于对应至该像素的该影像 数据的总位数除以2M所得到的数值。8. —数据存取方法,用以存取一影像数据,该方法包括 以像素为单位写入该影像数据至一先进先出存储器;以及 以传输通道为单位读取储存于该先进先出存储器中的该影像数据; 其中,该先进先出存储器是通过一环形手段被存取。9. 如权利要求8所述的存取方法,还包括提供——阶读取指标及一二 阶读取指标的步骤,根据该一阶及该二阶读取指标,储存于该先进先出存 储器中的该影像数据是自该先进先出存储器中被读出。10. 如权利要求9所述的数据存取方法,其中该先进先出存储器包括多 个存储区块,每个存储区块包括多个存储单元,该一阶读取指标用以指示 对应至所述存储区块其中之一 的地址,该二阶读取指标用以指示对应至所 述存储单元其中之一的地址。11. 如权利要求10所述的数据存取方法,其中对应至一像素的影像数据是在一写入时钟讯号的一写入时钟周期中被写入该先进先出存储器。12. 如权利要求11所述的数据存取方法,其中在一读取时钟讯号的一 读取时钟周期中,该影像数据中的M笔位对数据分别从该先进先出存储器 中被读取至M个输出通道,其中M为正整数。13. 如权利要求12所述的数据存取方法,其中该读取时钟讯号的频率 实质上为该写入时钟讯号的频率的T倍,其中T等于对应至该...

【专利技术属性】
技术研发人员:王世忠
申请(专利权)人:晨星半导体股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利