【技术实现步骤摘要】
一种EtherCAT主站电路
[0001]本技术涉及电路领域,特别是涉及一种EtherCAT主站电路。
技术介绍
[0002]EtherCAT现场总线采用主从模式的介质访问控制,其通信过程为:主站发送下行报文到总线上,经过毎个从站的时候,从站直接处理这条报文,各个从站从数据帧中抽取数据或者将数据插入到数据帧,操作完成之后,将该报文传输到下一个从站。当报文到达最后一个从站之后,再原路返回到第一个从站,然后第一个从站将上行报文发送回主站,完成一次报文循环通信过程。
技术实现思路
[0003]针对上述问题,本技术提供了一种EtherCAT主站电路,能够为完成报文循环通信过程。
[0004]本技术的技术方案是:
[0005]一种EtherCAT主站电路,包括FPGA电路、ARM处理器、PHY等接口电路、变压器和RJ45网络接口,所述FPGA电路通过ARM处理器与PHY等接口电路连接,所述PHY等接口电路通过变压器与RJ45网络接口连接,所述FPGA电路包括型号为EPM240T100C5N的芯片和型号为He ...
【技术保护点】
【技术特征摘要】
1.一种EtherCAT主站电路,其特征在于,包括FPGA电路、ARM处理器、PHY等接口电路、变压器和RJ45网络接口,所述FPGA电路通过ARM处理器与PHY等接口电路连接,所述PHY等接口电路通过变压器与RJ45网络接口连接,所述FPGA电路包括型号为EPM240T100C5N的闪存芯片和型号为Header5X2的排针板P1,所述PHY等接口电路包括电阻和端口,所述RJ45网络接口包括型号为J0011D21BNL的网口插座,所述FPGA电路中闪存芯片的第二十三引脚与排针板P1的第九引脚连接,FPGA电路中闪存芯片的第二十五引脚与排针板P1的第三引脚连接,FPGA电路中闪存芯片的第二十四引脚与排针板P1的第一引脚连接,FPGA电路中闪存芯片的第二十二脚与排针板P1的第五引脚连接,所述排针板的第四引脚与所述PHY等接口电路的输出端连接,所述PHY等接口电路的第一端口与所述变压器的输入端连...
【专利技术属性】
技术研发人员:敖然,
申请(专利权)人:成都六脉通科技有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。