基于飞腾平台的CPCIE主控板制造技术

技术编号:30032797 阅读:12 留言:0更新日期:2021-09-15 10:26
本实用新型专利技术提供一种基于飞腾平台的CPCIE主控板。所述基于飞腾平台的CPCIE主控板包括:飞腾处理器、兆芯桥片、高云CPLD、CPCIE连接器、SATA连接器及mSATA连接器;所述飞腾处理器具有第一PCIE

【技术实现步骤摘要】
基于飞腾平台的CPCIE主控板


[0001]本技术涉及计算机
,尤其涉及一种基于飞腾平台的CPCIE主控板。

技术介绍

[0002]紧凑型外设部件互连标准(Compact Peripheral Component Interconnect,CPCI)系统所具有的可热插拔(Hot Swap)、高开放性、高可靠性以及坚固性的特点,使其在工控领域非常广泛的应用。随着时间的推移,CPCI系统中PCI总线被更先进速度更快的高速串行计算机扩展总线标准(Peripheral Component Interconnect Express,PCIE)取代,相应的CPCI系统也被CPCIE系统取代。
[0003]在工业自动化控制系统中,往往离不开工控机设备的应用。工控机主板就像整个设备的大脑,整个工控机性能、功能的高低往往决定于主控板。主控板通过高速总线与外设板卡进行通信,一方面接收外设板卡发送的数据,并对数据进行分析、处理,另一方面向外设板卡发送信息、指令,控制外设板卡工作。而CPCIE主控板是一种采用PCIE总线进行数据传输的主控板。
[0004]但是,现有的CPCIE主控板的芯片平台基本都是国外企业生产的,而国外平台的芯片平台在核心技术上对我们是完全封闭的,致使我们无法深入掌握其核心技术原理,使产品使用存在技术风险和维护不可控的安全隐患,且严重依赖进口,产品受到的管控严重,存在随时因芯片平台断供而导致产品无法生产的风险。近年来,通过国家科技发展计划安排,国产计算机软硬件技术取得了重大突破,比如较有代表性的有龙芯、飞腾、申威、兆芯和晶淬等为代表的高性能处理器。为了保证自主可控和安全性等,目前已经出现了一些采用国产芯片平台的CPCIE主控板核心板,但这些CPCIE主控板核心板仍存在一些缺陷,例如信号接口单一,无法满足多种外设需求,功能不够丰富,无法满足用户多样化的需求。

技术实现思路

[0005]本技术的目的在于提供一种基于飞腾平台的CPCIE主控板,具有丰富的存储信号接口,能够增强产品的数据存储能力,提升产品竞争力。
[0006]为实现上述目的,本技术提供一种基于飞腾平台的CPCIE主控板,包括:飞腾处理器、兆芯桥片、高云CPLD、CPCIE连接器、SATA连接器及mSATA连接器;
[0007]所述飞腾处理器具有第一PCIE
×
4端口及GPIO端口,所述第一PCIE
×
4端口电性连接所述兆芯桥片,所述GPIO端口电性连接高云CPLD;
[0008]所述兆芯桥片具有第一SATA端口、第二SATA端口及第三SATA端口,所述第一SATA端口电性连接CPCIE连接器,所述第二SATA端口电性连接SATA连接器,第三SATA端口电性连接mSATA连接器。
[0009]所述飞腾处理器还具有PCIE
×
8端口、第二PCIE
×
4端口及PCIE
×
1端口,所述PCIE
×
8端口、第二PCIE
×
4端口及PCIE
×
1端口分别与所述CPCIE连接器电性连接。
[0010]所述基于飞腾平台的CPCIE主控板还包括第一电平转换器及时钟芯片,所述飞腾
处理器还具有第一I2C端口及第二I2C端口,所述第一电平转换器分别电性连接第一I2C端口及CPCIE连接器,所述时钟芯片电性连接第二I2C端口。
[0011]所述基于飞腾平台的CPCIE主控板还包括第一Debug连接器及第二Debug连接器,所述飞腾处理器还具有JTAG端口及第一UART端口,所述第一Debug连接器电性连接所述JTAG端口,所述第二Debug连接器电性连接第一UART端口。
[0012]所述基于飞腾平台的CPCIE主控板还包括第二电平转换器、RS232转换芯片及SPI Flash,所述飞腾处理器还具有第二UART端口和QSPI端口,所述第二电平转换器电性连接第二UART端口,所述RS232转换芯片分别电性连接第二电平转换器及CPCIE连接器,所述SPI Flash电性连接所述QSPI端口。
[0013]所述基于飞腾平台的CPCIE主控板还包括内存芯片及网卡芯片,所述飞腾处理器还具有内存端口及GMAC端口,所述内存芯片电性连接内存端口,所述网卡芯片分别电性连接GMAC端口及CPCIE连接器。
[0014]所述基于飞腾平台的CPCIE主控板还包括:风扇、电源管理模块、指示灯及温度传感器,所述风扇、电源管理模块、指示灯及温度传感器分别电性连接所述高云CPLD。
[0015]所述基于飞腾平台的CPCIE主控板还包括USB连接器,所述兆芯桥片(2)还具有6个USB2.0端口,所述6个USB2.0端口中的2个分别电性两个USB连接器,其余4个与所述CPCIE连接器电性连接。
[0016]所述飞腾处理器的型号为飞腾FT

2000/4,所述兆芯桥片的型号为兆芯ZX

200,所述高云CPLD的型号为高云GW1N

4KLQFP100。
[0017]所述内存芯片为DDR4内存芯片,所述网卡芯片的型号为裕泰车通PHY YT8521SH。
[0018]本技术的有益效果:本技术提供一种基于飞腾平台的CPCIE主控板,包括:飞腾处理器、兆芯桥片、高云CPLD、CPCIE连接器、SATA连接器及mSATA连接器;所述飞腾处理器具有第一PCIE
×
4端口及GPIO端口,所述第一PCIE
×
4端口电性连接所述兆芯桥片,所述GPIO端口电性连接高云CPLD;所述兆芯桥片具有第一SATA端口、第二SATA端口及第三SATA端口,所述第一SATA端口电性连接CPCIE连接器,所述第二SATA端口电性连接SATA连接器,第三SATA端口电性连接mSATA连接器。本技术采用全国产器件,产品安全性高,自主可控性强,且具有丰富的存储信号接口,数据存储能力高,产品竞争力强。
附图说明
[0019]为了能更进一步了解本技术的特征以及
技术实现思路
,请参阅以下有关本技术的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本技术加以限制。
[0020]附图中,
[0021]图1为本技术的基于飞腾平台的CPCIE主控板的模块示意图。
具体实施方式
[0022]为更进一步阐述本技术所采取的技术手段及其效果,以下结合本技术的优选实施例及其附图进行详细描述。
[0023]请参阅图1,本技术提供一种基于飞腾平台的CPCIE主控板,包括:飞腾处理器1、兆芯桥片2、高云复杂可编程逻辑器件(Complex Programming logic device,CPLD)3、
CPCIE连接器4、序列先进技术连接装置(Serial Advanced Technology Attachment,SAT本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于飞腾平台的CPCIE主控板,其特征在于,包括:飞腾处理器(1)、兆芯桥片(2)、高云CPLD(3)、CPCIE连接器(4)、SATA连接器(5)及mSATA连接器(6);所述飞腾处理器(1)具有第一PCIE
×
4端口及GPIO端口,所述第一PCIE
×
4端口电性连接所述兆芯桥片(2),所述GPIO端口电性连接高云CPLD(3);所述兆芯桥片(2)具有第一SATA端口、第二SATA端口及第三SATA端口,所述第一SATA端口电性连接CPCIE连接器(4),所述第二SATA端口电性连接SATA连接器(5),第三SATA端口电性连接mSATA连接器(6)。2.如权利要求1所述的基于飞腾平台的CPCIE主控板,其特征在于,所述飞腾处理器(1)还具有PCIE
×
8端口、第二PCIE
×
4端口及PCIE
×
1端口,所述PCIE
×
8端口、第二PCIE
×
4端口及PCIE
×
1端口分别与所述CPCIE连接器(4)电性连接。3.如权利要求1所述的基于飞腾平台的CPCIE主控板,其特征在于,还包括第一电平转换器(7)及时钟芯片(8),所述飞腾处理器(1)还具有第一I2C端口及第二I2C端口,所述第一电平转换器(7)分别电性连接第一I2C端口及CPCIE连接器(4),所述时钟芯片(8)电性连接第二I2C端口。4.如权利要求1所述的基于飞腾平台的CPCIE主控板,其特征在于,还包括第一Debug连接器(9)及第二Debug连接器(10),所述飞腾处理器(1)还具有JTAG端口及第一UART端口,所述第一Debug连接器(9)电性连接所述JTAG端口,所述第二Debug连接器(10)电性连接第一UART端口。5.如权利要求...

【专利技术属性】
技术研发人员:陈齐杰李国利
申请(专利权)人:合肥市卓怡恒通信息安全有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1