对时子钟制造技术

技术编号:2955690 阅读:248 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术公开了一种对时子钟,包括电源电路、主处理器、复位电路、时间信息接收电路、对时电路、对时子钟与转储器的接口电路、液晶显示模块。本实用新型专利技术优点在于大大降低了时间误差,提供了一个精确的、标准的时间与列车运行监控记录装置进行对时,大大提高了列车监控、监测等设备的精度。本实用新型专利技术与标准母钟相互配合,共同构成一个完整的标准时间系统。(*该技术在2016年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种时间装置,尤其是涉及一种对列车运行监控记录装置时间进行校时的对时子钟
技术介绍
近年来,一些与机车运行有关的辅助安全信息的检测及数据传输设备已被广泛应用,如列车运行监控记录装置和机车安全信息综合监测装置,这大大提高了我国铁路运输的效率,同时也为运输安全、运输管理提供了现代化的手段。但随着铁路事业的高速发展,人们对于安全设备的监控精度要求也越来越高了,提高安全设备的监控精度,已成为本领域科技人员的一项重要任务。
技术实现思路
本技术目的在于提供一种利用GPS技术实现了多点位计时同步的对时子钟。本技术的目的可采用以下措施来实现本技术所述的对时子钟,包括电源电路、主处理器、复位电路、时间信息接收电路、对时电路、对时子钟与转储器的接口电路、液晶显示模块,其特征在于A、所述电源电路,交流220V电压经变压器后变成9V交流电压,再经过整流、滤波后送稳压器,然后送到需要电源的元器件;B、所述主处理器,包括两个8位微处理器U4、U1;微处理器U4的P0口与图形液晶显示模块相连;微处理器U4、U1相互通过P1口相连并共用一个晶振;载波模块的R/T端与VCC电源相连,其接收端与微处理器U1相连;微处理器U4与集成电路U3相连;集成电路U5与微处理器U4相连。本技术还设置了与所述微处理器U2相连、当该微处理器U2程序飞出或陷入死循环时将其复位的硬件看门狗电路。所述微处理器U1的复位信号与微处理器U4的P1端口相连。本技术优点在于大大降低了时间误差,提供了一个精确的、标准的时间与列车运行监控记录装置进行对时,大大提高了列车监控、监测等设备的精度。本技术与标准母钟相互配合,共同构成一个完整的标准时间系统。附图说明图1为本技术的电路原理框图。具体实施方式如图所示,本技术包括电源电路、主处理器、复位电路、时间信息接收电路、对时电路、对时子钟与转储器的接口电路、液晶显示模块。所述电源电路,由交流220V电压经变压器后变成9V交流电压,再经过整流、滤波后送稳压器,然后送到需要电源的元器件。所述主处理器,包括两个8位微处理器U4(89C52)、U1(89C2051),微处理器U4的P0.0~P0.7作为数据总线AD0~AD7,在上拉电阻的驱动下,通过接插件与图形液晶显示模块相连。接口P1.0用于对微处理器U1(89C2051)的复位信号。并且,微处理器U1、U4共用一个晶振。接口P1.1用于向集成电路U3(DS1302)发送时钟脉冲。接口P1.2作为与集成电路U3进行数据交换的串行输入输出端口。所述时间信息接收电路,载波模块的R/T端直接与电源VCC相连,使它一直处于接收标准母钟信息的状态,并且此信息经微处理器U1(89C2051)的数据接收端RXD口进入微处理器U1。信息由微处理器U1滤波后,从数据输出端TXD口输出,经微处理器U4的RXD口串行输入给微处理器U4。这样,对时子钟顺利接收到了标准母钟的信息。所述对时电路,集成电路U3(DS1302)为串行实时时钟芯片。集成电路U3既可以将它的时间信息通过微处理器U4、继电器触点J3传输给液晶显示模块,又可以被微处理器U4所接收的标准母钟信息所刷新,并且它具有对后备电源进行涓细电流充电的能力,具有掉电保护功能。微处理器U4通过接口P1.3口向集成电路U3发出上电复位信号,通过接口P1.1口发送时钟脉冲信号,通过接口P1.2口与集成电路U3进行数据的串行输入输出。所述对时子钟与转储器的接口电路,对时子钟电路所使用的是TTL电平,转储器中所需要的是RS-232电平,为了实现TLL电平和RS-232电平之间的相互转换,采用RS-232串行通信方式。系统利用MAX202(单电源RS-232收发器)芯片实现。信息通过时间信息接收系统进入对时子钟,再经微处理器U4的TXD、RXD口、集成电路U5、接插件与对时子钟和转储器之间相互传递。所述液晶显示模块,系统采用型号为WG12864的液晶显示模块,它由两块KS0108B作为列驱动控制器、一块KS0107B作为行驱动控制器。AD0~AD7作为三态数据总线。LCD-D/I作为数据指令选择信号。当D/I=1时,为数据操作;当D/I=0时,为写指令或读状态。LCD-R/W为读写选择信号。当R/W=1时,为读选通;当R/W=0时,为写选通。LCD-CS1,LCD-CS2为芯片片选信号。LCD-CS1,LCD-CS2选通组合信号为10时,选通KS0108B(1);选通组合信号为01时,选通KS0108B(2)。KS0107B不与MPU发生联系,只要提供电源就能够产生驱动信号和同步信号。权利要求1.一种对时子钟,包括电源电路、主处理器、复位电路、时间信息接收电路、对时电路、对时子钟与转储器的接口电路、液晶显示模块,其特征在于A、所述电源电路,交流220V电压经变压器后变成9V交流电压,再经过整流、滤波后送稳压器,然后送到需要电源的元器件;B、所述主处理器,包括两个8位微处理器(U4、U1);微处理器(U4)的P0口与图形液晶显示模块相连;微处理器(U4、U1)相互通过P1口相连并共用一个晶振;载波模块的R/T端与电源(VCC)相连,其接收端与微处理器(U1)相连;微处理器(U4)与集成电路(U3)相连;集成电路(U5)与微处理器(U4)相连。2.根据权利要求1所述的对时子钟,其特征在于还设置了与所述微处理器(U2)相连、当该微处理器(U2)程序飞出或陷入死循环时将其复位的硬件看门狗电路。3.根据权利要求1所述的对时子钟,其特征在于微处理器(U1)的复位信号与微处理器(U4)的P1端口相连。专利摘要本技术公开了一种对时子钟,包括电源电路、主处理器、复位电路、时间信息接收电路、对时电路、对时子钟与转储器的接口电路、液晶显示模块。本技术优点在于大大降低了时间误差,提供了一个精确的、标准的时间与列车运行监控记录装置进行对时,大大提高了列车监控、监测等设备的精度。本技术与标准母钟相互配合,共同构成一个完整的标准时间系统。文档编号G07C5/00GK2935218SQ20062003083公开日2007年8月15日 申请日期2006年7月27日 优先权日2006年7月27日专利技术者范新, 刘冬梅, 李庆华, 雒国成, 王慧 申请人:河南思维自动化设备有限公司本文档来自技高网...

【技术保护点】
一种对时子钟,包括电源电路、主处理器、复位电路、时间信息接收电路、对时电路、对时子钟与转储器的接口电路、液晶显示模块,其特征在于:    A、所述电源电路,交流220V电压经变压器后变成9V交流电压,再经过整流、滤波后送稳压器,然后送到需要电源的元器件;    B、所述主处理器,包括两个8位微处理器(U4、U1);微处理器(U4)的P0口与图形液晶显示模块相连;微处理器(U4、U1)相互通过P1口相连并共用一个晶振;载波模块的R/T端与电源(VCC)相连,其接收端与微处理器(U1)相连;微处理器(U4)与集成电路(U3)相连;集成电路(U5)与微处理器(U4)相连。

【技术特征摘要】

【专利技术属性】
技术研发人员:范新刘冬梅李庆华雒国成王慧
申请(专利权)人:河南思维自动化设备有限公司
类型:实用新型
国别省市:41[中国|河南]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利