I2C控制器时钟线的时钟调控电路制造技术

技术编号:29166330 阅读:31 留言:0更新日期:2021-07-06 23:12
本实用新型专利技术公开了一种I2C控制器时钟线的时钟调控电路,该调控电路包括第一分频模块、第二分频模块、第一比较器、第二比较器和时钟生成模块,所述第一分频模块通过第一比较器与时钟生成模块相连,所述第二分频模块通过第二比较器与时钟生成模块相连;所述时钟生成模块用于根据接收高脉冲信号和低脉冲信号来调整的I2C控制器时钟线的时钟的频率。该调控电路通过接收的高电平比较系数和低电平比较系数生成相应的脉冲信号来有效控制时钟线的频率,结构简单,提高I2C控制器的使用范围。提高I2C控制器的使用范围。提高I2C控制器的使用范围。

【技术实现步骤摘要】
I2C控制器时钟线的时钟调控电路


[0001]本技术涉及智能机器人
,具体涉及一种I2C控制器时钟线的时钟调控电路。

技术介绍

[0002]I2C(Inter Integrated Circuit)总线是由PHILIPS公司开发的两线式串行总线,用于连接微控制器及其外围设备,是微电子通信控制领域广泛采用的一种总线标准。I2C上两根串行总线分别为时钟线(SCL)以及数据线(SDA)。I2C有三种不同的模式,分别为标准模式、快速模式以及高速模式,在高速模式下比特速率高达3.4 Mbit/s ,在标准模式下比特速率最高为100Kbit/s,最低没有下限,但是现有大部分I2C控制器的做法只是选择其中几种常见的比特速率比如100Kbit/s或者400Kbit/s,如果I2C模块只会跟有限几种器件通信的话这样做是可以的,如果需要跟很多支持不同速率的器件通信,这么做明显就有了局限性。

技术实现思路

[0003]为解决上述问题,本技术提供了一种I2C控制器时钟线的时钟调控电路,使I2C控制器的时钟线在不超过计数时钟频率的情况下,可以做到输出任本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种I2C控制器时钟线的时钟调控电路,其特征在于,该调控电路包括第一分频模块、第二分频模块、第一比较器、第二比较器和时钟生成模块,所述第一分频模块通过第一比较器与时钟生成模块相连,所述第二分频模块通过第二比较器与时钟生成模块相连;所述第一分频模块和第二分频模块用于根据接收的计数时钟和检测的时钟线的时钟进行计数,并将计数值分别发送给所述第一比较器和第二比较器;所述第一比较器用于将接收的计数值和高电平比较系数进行比较,并根据比较结果发送高脉冲信号给时钟生成模块,所述第二比较器用于将接收的计数值和低电平比较系数进行比较,并根据比较结果发送低脉...

【专利技术属性】
技术研发人员:詹植铜何再生
申请(专利权)人:珠海市一微半导体有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1