【技术实现步骤摘要】
用于嵌入式系统的系统启动和测试板
本技术涉及嵌入式系统的系统启动和测试板。
技术介绍
本技术主要是用于嵌入式系统,目前市面上较流行的嵌入式处理器(以下也称为下位机)Intel IOP80321(主要应用于Network storage)和IntelPXA250(应用于Digit TV,Smart phone)都是高性能的处理器,都集成有标准串口,在这些处理器的调试阶段,上位机和处理器进行通信,这在使用Windows操作系统的处理器中可通过Desktop上的超级终端来实现,以人机交互实现对嵌入式处理器的控制及系统板状态检测。其基本原理图如图1所示,上位机100连接到处理器主板102(即下位机)上的串行通信接口104,并使用上位机100上的超级终端来实现其与处理器主板102的通信。在处理器主板102上,包括有CPU 106(即下位机的中央处理器),SRAM存储器108、FLASH存储器110和串行通信接口104,但是SRAM存储器108和FLASH存储器110要通过CPU 106才能与串行通信接口104相连,并通过串行通信接口104实现与上位机的通信。这种处理方式大 ...
【技术保护点】
一种用于嵌入式系统的系统启动和测试板,其包括和上位机进行通信的并行接口、和下位机进行通信的系统接口、FLASH存储器和SRAM存储器,其特征在于,还包括CPLD,所述并行接口、系统接口、FLASH存储器和SRAM存储器均和所述CPL D相连。
【技术特征摘要】
1.一种用于嵌入式系统的系统启动和测试板,其包括和上位机进行通信的并行接口、和下位机进行通信的系统接口、FLASH存储器和SRAM存储器,其特征在于,还包括CPLD,所述并行接口、系统接口、FLASH存储器和SRAM存储器均和所述CPLD相连。2.如权利要求1所述的系统启动和测试板,其特征在于,所述上位机通过所述CPLD实现与所述下位机及与所述FLASH存储器和SRAM存储器的通信,并可通过所述CPLD在与下位机及与所述FLASH存储器和SRAM存储器的通信之间进行切换;所述下位机通过所述CPLD实现与所述上位机及与所述FLASH存储器和SRAM存储器的通信,并可通过所述CPLD在与上位机及与所述FLASH存储器和SRAM存储器的通信之间进行切换。3.如权利要求2所述的系统启动和测试板,其特征在于,所述FLASH存储器与所述SRAM存储器通过所述CPLD建立地址映射。4.如权利要求3所述的系统启动和测试板,其特征在于,所述上位机通过所述并行接口将所述下位机的启动程序烧录到所述FLASH存储器中,所述下位机从所述FLSAH存储器中读取所述启动程序并...
【专利技术属性】
技术研发人员:罗巧蓉,秦飞虎,
申请(专利权)人:上海环达计算机科技有限公司,
类型:实用新型
国别省市:31[中国|上海]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。