像素电路和显示装置制造方法及图纸

技术编号:29002920 阅读:12 留言:0更新日期:2021-06-23 10:18
本申请涉及一种像素电路,其包括:第一复位子电路、第一发光控制子电路、第一控制数据写入子电路、驱动晶体管、储能元件、第二复位子电路、第二控制数据写入子电路、第二发光控制子电路、数据写入子电路和发光二极管。第一复位子电路通过第一电源电压为储能元件进行放电;第一发光控制子电路控制驱动晶体管提供驱动电流;第一控制数据写入子电路将数据电压写入储能元件;驱动晶体管用于驱动发光二极管进行发光;储能元件用于改变驱动晶体管的栅极的电压;第二复位子电路通过初始化电压信号为储能元件进行放电;第二控制数据写入子电路将初始化电压信号传输至储能元件。本申请还涉及了一种具有上述像素电路的显示装置。

【技术实现步骤摘要】
像素电路和显示装置
本技术涉及显示
,尤其涉及一种像素电路和具有该像素电路的显示装置。
技术介绍
目前,对于常见的自发光显示器而言,由于其大多采用电流驱动的方式,当电流存在差异时会直接造成画面显示不均的问题,因此对于电流的稳定性以及均一性要求较高,这就要求在制造工艺上具有稳定性。然而,对于制造工艺的稳定性,虽然各家的厂商的工艺能力各不相同,但总体而言均难以克服制造工艺的稳定性使产品达到需要的水准。当制造工艺存在波动时,显示器会出现画面显示不均的问题,大大降低了产品的显示效果。因此,如何解决由于制造工艺上的波动而导致显示不均衡是亟需解决的问题。
技术实现思路
鉴于上述现有技术的不足,本申请的目的在于提供一种像素电路和具有该像素电路的显示装置,其旨在解决现有技术中存在的由于制造工艺上的波动而导致显示不均衡的问题。一种像素电路,包括:第一复位子电路、第一发光控制子电路、第一控制数据写入子电路、驱动晶体管、储能元件、第二复位子电路、第二控制数据写入子电路、第二发光控制子电路、数据写入子电路和发光二极管,其中:所述第一复位子电路与第一电源电压端、所述第一发光控制子电路、所述第一控制数据写入子电路、所述驱动晶体管的栅极以及所述储能元件电性连接,用于响应复位信号,通过所述第一电源电压端写入的第一电源电压为所述储能元件进行放电;所述第一发光控制子电路与所述第一电源电压端、所述第一控制数据写入子电路以及所述驱动晶体管的漏极电性连接,用于响应发光控制信号,控制所述驱动晶体管提供驱动电流;所述第一控制数据写入子电路与所述驱动晶体管的漏极和栅极以及所述储能元件电性连接,用于响应控制数据写入信号,将数据电压写入所述储能元件;所述驱动晶体管的栅极与所述储能元件电性连接,所述驱动晶体管的漏极与所述第一发光控制子电路以及所述第一控制数据写入子电路电性连接,所述驱动晶体管的源极与所述第二发光控制子电路和所述数据写入子电路电性连接,用于驱动所述发光二极管发光;所述储能元件与所述第二复位子电路以及所述第二控制数据写入子电路电性连接,用于改变所述驱动晶体管的栅极电压;所述第二复位子电路与所述第二控制数据写入子电路电性相连,用于响应所述复位信号,通过初始化电压信号为所述储能元件放电;所述第二控制数据写入子电路用于响应所述控制数据写入信号,并将所述初始化电压信号传输至所述储能元件,作为所述储能元件的参考电压;所述第二发光控制子电路与所述数据写入子电路电性相连,用于响应所述发光控制信号,并传输所述驱动电流给所述发光二极管;所述数据写入子电路用于响应所述控制数据写入信号和接收所述数据电压,并将所述数据电压传输给所述驱动晶体管;所述发光二极管的正极与所述第二发光控制子电路电性相连,所述发光二极管的负极与第二电源电压端电性相连。上述像素电路中,通过所述驱动晶体管驱动所述发光二极管进行发光时,向所述发光二极管写入所述驱动电流,该驱动电流的大小与写入所述储能元件的数据电压有关,而与所述驱动晶体管的阈值电压无关,从而消除了阈值电压对驱动电流的影响,有效的提升显示装置的整体亮度均匀性。可选地,所述第一复位子电路包括第一复位晶体管,所述第一复位晶体管的栅极接收所述复位信号,所述第一复位晶体管的漏极与所述第一电源电压端和所述第一发光控制子电路电性相连,并接收所述第一电源电压端写入的所述第一电源电压,所述第一复位晶体管的源极与所述第一控制数据写入子电路和所述储能元件电性相连。可选地,所述第一发光控制子电路包括第一发光控制晶体管,所述第一发光控制晶体管的栅极接收所述发光控制信号,所述第一发光控制晶体管的漏极与所述第一电源电压端和所述第一复位晶体管的漏极电性连接,并接收所述第一电源电压,所述第一发光控制晶体管的源极与所述第一控制数据写入子电路以及所述驱动晶体管的漏极电性相连。可选地,所述第一控制数据写入子电路包括第一数据控制晶体管,所述第一数据控制晶体管的栅极接收所述控制数据写入信号,所述第一数据控制晶体管的漏极与所述第一复位晶体管的源极和所述储能元件电性相连,所述第一数据控制晶体管的源极与所述第一发光控制晶体管的源极电性相连。可选地,所述储能元件包括存储电容,所述存储电容的第一端与所述第一复位晶体管的源极、所述第一数据控制晶体管的漏极以及所述驱动晶体管的栅极电性相连,所述存储电容的第二端与所述第二复位子电路和所述第二控制数据写入子电路电性相连,用于改变所述驱动晶体管的栅极电压。可选地,所述第二复位子电路包括第二复位晶体管,所述第二复位晶体管的栅极接收所述复位信号,所述第二复位晶体管的漏极接收初始化电压信号,所述第二复位晶体管的源极与所述存储电容的第二端和所述第二控制数据写入子电路电性相连。可选地,所述第二控制数据写入子电路包括第二数据控制晶体管,所述第二数据控制晶体管的栅极接收所述控制数据写入信号,所述第二数据控制晶体管的漏极接收所述初始化电压信号,所述第二数据控制晶体管的源极与所述存储电容的第二端和所述第二复位晶体管的源极电性相连。可选地,所述第二发光控制子电路包括第二发光控制晶体管,所述第二发光控制晶体管的栅极接收所述发光控制信号,所述第二发光控制晶体管的漏极与所述驱动晶体管的源极和所述数据写入子电路电性相连,所述第二发光控制晶体管的源极与所述发光二极管电性连接。可选地,所述数据写入子电路包括开关晶体管,所述开关晶体管的栅极接收所述控制数据写入信号,所述开关晶体管的漏极接收所述数据电压,所述开关晶体管的源极与所述驱动晶体管的源极以及所述第二发光控制晶体管的漏极电性相连。上述像素电路中,由于所述驱动晶体管的阈值电压对发光二极管的发光电流没有影响,则所述像素电路可以补偿由于所述驱动晶体管的阈值电压不均进而造成发光电流不稳定从而对显示器的显示均一性造成的影响。基于同样的技术构思,本申请还提供一种显示装置,其包括所述的像素电路。上述显示装置中,通过所述驱动晶体管驱动所述发光二极管进行发光时,向所述发光二极管写入所述驱动电流,该驱动电流的大小与写入所述储能元件的数据电压有关,而与所述驱动晶体管的阈值电压无关,从而消除了阈值电压对驱动电流的影响,有效的提升显示装置的整体亮度均匀性。附图说明为了更清楚地说明本申请实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本申请实施例公开的一种显示面板的结构示意图;图2为图1所示像素电路的电路示意图;图3为图2所示像素电路的电路结构示意图;图4为对应图3所示的像素电路的驱动时序图。附图标记说明:10-显示面板;100-非显示区;200-显示区;110-像素电路;111-第一复位子电路;112-第一发光控制子电路;113-第一控制数据写入子电路;114-驱本文档来自技高网...

【技术保护点】
1.一种像素电路,其特征在于,包括:第一复位子电路、第一发光控制子电路、第一控制数据写入子电路、驱动晶体管、储能元件、第二复位子电路、第二控制数据写入子电路、第二发光控制子电路、数据写入子电路和发光二极管,其中:/n所述第一复位子电路与第一电源电压端、所述第一发光控制子电路、所述第一控制数据写入子电路、所述驱动晶体管的栅极以及所述储能元件电性连接,用于响应复位信号,通过所述第一电源电压端写入的第一电源电压为所述储能元件进行放电;/n所述第一发光控制子电路与所述第一电源电压端、所述第一控制数据写入子电路以及所述驱动晶体管的漏极电性连接,用于响应发光控制信号,控制所述驱动晶体管提供驱动电流;/n所述第一控制数据写入子电路与所述驱动晶体管的漏极和栅极以及所述储能元件电性连接,用于响应控制数据写入信号,将数据电压写入所述储能元件;/n所述驱动晶体管的栅极与所述储能元件电性连接,所述驱动晶体管的漏极与所述第一发光控制子电路以及所述第一控制数据写入子电路电性连接,所述驱动晶体管的源极与所述第二发光控制子电路和所述数据写入子电路电性连接,用于驱动所述发光二极管发光;/n所述储能元件与所述第二复位子电路以及所述第二控制数据写入子电路电性连接,用于改变所述驱动晶体管的栅极电压;/n所述第二复位子电路与所述第二控制数据写入子电路电性相连,用于响应所述复位信号,通过初始化电压信号为所述储能元件放电;/n所述第二控制数据写入子电路用于响应所述控制数据写入信号,并将所述初始化电压信号传输至所述储能元件,作为所述储能元件的参考电压;/n所述第二发光控制子电路与所述数据写入子电路电性相连,用于响应所述发光控制信号,并传输所述驱动电流给所述发光二极管;/n所述数据写入子电路用于响应所述控制数据写入信号和接收所述数据电压,并将所述数据电压传输给所述驱动晶体管;/n所述发光二极管的正极与所述第二发光控制子电路电性相连,所述发光二极管的负极与第二电源电压端电性相连。/n...

【技术特征摘要】
1.一种像素电路,其特征在于,包括:第一复位子电路、第一发光控制子电路、第一控制数据写入子电路、驱动晶体管、储能元件、第二复位子电路、第二控制数据写入子电路、第二发光控制子电路、数据写入子电路和发光二极管,其中:
所述第一复位子电路与第一电源电压端、所述第一发光控制子电路、所述第一控制数据写入子电路、所述驱动晶体管的栅极以及所述储能元件电性连接,用于响应复位信号,通过所述第一电源电压端写入的第一电源电压为所述储能元件进行放电;
所述第一发光控制子电路与所述第一电源电压端、所述第一控制数据写入子电路以及所述驱动晶体管的漏极电性连接,用于响应发光控制信号,控制所述驱动晶体管提供驱动电流;
所述第一控制数据写入子电路与所述驱动晶体管的漏极和栅极以及所述储能元件电性连接,用于响应控制数据写入信号,将数据电压写入所述储能元件;
所述驱动晶体管的栅极与所述储能元件电性连接,所述驱动晶体管的漏极与所述第一发光控制子电路以及所述第一控制数据写入子电路电性连接,所述驱动晶体管的源极与所述第二发光控制子电路和所述数据写入子电路电性连接,用于驱动所述发光二极管发光;
所述储能元件与所述第二复位子电路以及所述第二控制数据写入子电路电性连接,用于改变所述驱动晶体管的栅极电压;
所述第二复位子电路与所述第二控制数据写入子电路电性相连,用于响应所述复位信号,通过初始化电压信号为所述储能元件放电;
所述第二控制数据写入子电路用于响应所述控制数据写入信号,并将所述初始化电压信号传输至所述储能元件,作为所述储能元件的参考电压;
所述第二发光控制子电路与所述数据写入子电路电性相连,用于响应所述发光控制信号,并传输所述驱动电流给所述发光二极管;
所述数据写入子电路用于响应所述控制数据写入信号和接收所述数据电压,并将所述数据电压传输给所述驱动晶体管;
所述发光二极管的正极与所述第二发光控制子电路电性相连,所述发光二极管的负极与第二电源电压端电性相连。


2.根据权利要求1所述的像素电路,其特征在于,所述第一复位子电路包括第一复位晶体管,其中:所述第一复位晶体管的栅极接收所述复位信号,所述第一复位晶体管的漏极与所述第一电源电压端和所述第一发光控制子电路电性相连,并接收所述第一电源电压端写入的所述第一电源电压,所述第一复位晶体管的源极与所述第一控制数据写入子电路和所述储能元件电性相连。


3.根据权利要求2所述的像素电路,其特征在于,所述第一发光控制子电路包括第一发光控制晶体管,其中:所述...

【专利技术属性】
技术研发人员:杨轩王广李泽尧林建宏颜家煌
申请(专利权)人:重庆康佳光电技术研究院有限公司
类型:新型
国别省市:重庆;50

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1