阵列基板及其驱动方法、显示模组、显示装置制造方法及图纸

技术编号:28940475 阅读:10 留言:0更新日期:2021-06-18 21:43
本申请公开了一种阵列基板及其驱动方法、显示模组、显示装置,涉及显示技术领域。该阵列基板包括多条数据线、多条第一栅线、多条第二栅线、多个像素和多个开关电路。由于每条第一栅线与位于至少一个分区的多个开关电路连接,且每个开关电路与其所在分区的一列像素连接,每个开关电路能够响应于第一栅线提供的栅极驱动信号向其所连接的一列像素输出数据信号,因此可以设置一条第二栅线与位于不同分区的多行像素连接。通过对各信号线提供的信号的灵活控制,即可以保证对多行像素的逐行可靠扫描。也即是,在保证驱动可靠性的前提下,有效减少了所需设置的栅线数量,有利于窄边框设计。

【技术实现步骤摘要】
阵列基板及其驱动方法、显示模组、显示装置
本公开涉及显示
,尤其涉及一种阵列基板及其驱动方法、显示模组、显示装置。
技术介绍
液晶显示(LiquidCrystalDisplay,LCD)装置因其体积小、功耗低和无辐射等特点被广泛应用于显示领域中。相关技术中,LCD装置中的阵列基板上一般设置有多条沿第一方向延伸的栅线,多条沿第二方向延伸的数据线,以及阵列排布的多个像素,该第一方向与该第二方向垂直。其中,每条栅线与一行像素连接,用于为该行像素提供栅极驱动信号,每条数据线与一列像素连接,用于为该列像素提供数据信号。但是,因相关技术中的阵列基板上需要为每行像素均设置一条栅线,当显示装置分辨率较高时,阵列基板上所需设置的栅线数量则会较多,占用的布线空间较大,不利于窄边框设计。
技术实现思路
本公开提供了一种阵列基板及其驱动方法、显示模组、显示装置,可以解决相关技术中因所需设置栅线数量较多不利于窄边框设计的问题。所述技术方案如下:一方面,提供了一种阵列基板,所述阵列基板具有多个分区,所述阵列基板包括:多条数据线、多条第一栅线、多条第二栅线以及位于每个所述分区的多个像素和多个开关电路;每条所述第一栅线与位于至少一个所述分区的多个所述开关电路连接,每条所述第一栅线用于为其所连接的所述开关电路提供第一栅极驱动信号;每条所述数据线与位于同一列的多个所述开关电路连接,每条所述数据线用于为其所连接的所述开关电路提供数据信号;每个所述开关电路还与其所在分区的一列所述像素连接,每个所述开关电路用于响应于所述第一栅极驱动信号,向其所连接的一列所述像素输出所述数据信号;每条所述第二栅线与多行所述像素连接,且每条所述第二栅线连接的至少两行所述像素位于不同分区,每条所述第二栅线用于为其所连接的多行所述像素提供第二栅极驱动信号。可选的,每条所述第一栅线与一个所述分区的多个所述开关电路连接,且各条所述第一栅线连接的所述开关电路位于不同分区。可选的,每条所述第二栅线连接的多行所述像素均位于不同分区。可选的,所述阵列基板包括n条所述第二栅线,每个所述分区均包括n行所述像素;第i条所述第二栅线与各个所述分区的第i行所述像素连接,n为大于1的正整数,且i为小于等于n的正整。可选的,每个所述像素包括驱动晶体管和发光元件,每个所述开关电路包括:开关晶体管;所述开关晶体管的栅极与所述第一栅线连接,所述开关晶体管的第一极与所述数据线连接,所述开关晶体管的第二极与所述驱动晶体管的第一极连接;所述驱动晶体管的栅极与所述第二栅线连接,所述驱动晶体管的第二极与所述发光元件连接。可选的,每个所述开关电路位于一个所述像素的非显示区域,或,每个所述开关电路位于相邻两个所述像素之间的区域。可选的,每条所述第一栅线包括第一子线段和第二子线段,每条所述第二栅线包括第三子线段和第四子线段;其中,各条所述第一子线段和各条所述第三子线段相互平行,且均与所述数据线的延伸方向垂直;各条所述第二子线段和各条所述第四子线段相互平行,且均与所述数据线延伸方向平行。可选的,所述阵列基板具有k个分区,所述阵列基板包括k条所述第一栅线,k为大于1的正整数;每条所述第一栅线与一个分区的多个所述开关电路连接,且各条所述第一栅线连接的所述开关电路位于不同分区;每个所述像素包括驱动晶体管和发光元件,所述开关电路包括开关晶体管;所述开关晶体管的栅极与所述第一栅线连接,所述开关晶体管的第一极与所述数据线连接,所述开关晶体管的第二极与所述驱动晶体管的第一极连接;所述驱动晶体管的栅极与所述第二栅线连接,所述驱动晶体管的第二极与所述发光元件连接。另一方面,提供了一种阵列基板的驱动方法,应用于上述方面所述的阵列基板中,所述方法包括:信号写入阶段,向多条第一栅线依次提供第一栅极驱动信号,向每条数据线提供数据信号,以及向多条第二栅线依次提供第二栅极驱动信号,开关电路响应于所述第一栅极驱动信号,向其所连接的一列像素输出所述数据信号;其中,在向每条所述第一栅线提供第一栅极驱动信号的时长内,向多条所述第二栅线依次提供第二栅极驱动信号。可选的,在所述信号写入阶段之后,所述方法还包括:第一保持阶段,向多条所述第二栅线依次提供第二栅极驱动信号,并停止向每条所述第一栅线提供第一栅极驱动信号。可选的,在所述信号写入阶段之后,所述方法还包括:第二保持阶段,向各条所述第一栅线依次提供第一栅极驱动信号,并停止向每条所述第二栅线提供第二栅极驱动信号。又一方面,提供了一种显示模组,所述显示模组包括:栅极驱动电路、源极驱动电路以及如上述方面所述的阵列基板;所述栅极驱动电路与所述阵列基板中的第一栅线和第二栅线连接,所述栅极驱动电路用于为所述第一栅线提供第一栅极驱动信号,以及用于为所述第二栅线提供第二栅极驱动信号;所述源极驱动电路与所述阵列基板中的数据线连接,所述源极驱动电路用于为所述数据线提供数据信号。可选的,所述栅极驱动电路包括:第一栅极驱动芯片和第二栅极驱动芯片;所述第一栅极驱动芯片与所述第一栅线连接,用于为所述第一栅线提供第一栅极驱动信号;所述第二栅极驱动芯片与所述第二栅线连接,用于为所述第二栅线提供第二栅极驱动信号。再一方面,提供了一种显示装置,所述显示装置包括:如上述方面所述的显示模组。本公开提供的技术方案带来的有益效果至少可以包括:综上所述,本公开实施例提供了一种阵列基板及其驱动方法、显示模组、显示装置,该阵列基板包括多条数据线、多条第一栅线、多条第二栅线、多个像素和多个开关电路。由于每条第一栅线与位于至少一个分区的多个开关电路连接,且每个开关电路与其所在分区的一列像素连接,每个开关电路能够响应于第一栅线提供的栅极驱动信号向其所连接的一列像素输出数据信号,因此可以设置一条第二栅线与位于不同分区的多行像素连接。通过对各信号线提供的信号的灵活控制,即可以保证对多行像素的逐行可靠扫描。也即是,在保证驱动可靠性的前提下,有效减少了所需设置的栅线数量,有利于窄边框设计。附图说明为了更清楚地说明本公开实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是相关技术中的一种阵列基板的结构示意图;图2是本公开实施例提供的一种阵列基板的结构示意图;图3是本公开实施例提供的另一种阵列基板的结构示意图;图4是本公开实施例提供的又一种阵列基板的结构示意图;图5是本公开实施例提供的一种阵列基板的驱动方法流程图;图6是本公开实施例提供的一种阵列基板各信号线时序图;图7是本公开实施例提供的另一种阵列基板各信号线时序图;图8是本公开实施例本文档来自技高网...

【技术保护点】
1.一种阵列基板,其特征在于,所述阵列基板具有多个分区,所述阵列基板包括:多条数据线、多条第一栅线、多条第二栅线以及位于每个所述分区的多个像素和多个开关电路;/n每条所述第一栅线与位于至少一个所述分区的多个所述开关电路连接,每条所述第一栅线用于为其所连接的所述开关电路提供第一栅极驱动信号;/n每条所述数据线与位于同一列的多个所述开关电路连接,每条所述数据线用于为其所连接的所述开关电路提供数据信号;/n每个所述开关电路还与其所在分区的一列所述像素连接,每个所述开关电路用于响应于所述第一栅极驱动信号,向其所连接的一列所述像素输出所述数据信号;/n每条所述第二栅线与多行所述像素连接,且每条所述第二栅线连接的至少两行所述像素位于不同分区,每条所述第二栅线用于为其所连接的多行所述像素提供第二栅极驱动信号。/n

【技术特征摘要】
1.一种阵列基板,其特征在于,所述阵列基板具有多个分区,所述阵列基板包括:多条数据线、多条第一栅线、多条第二栅线以及位于每个所述分区的多个像素和多个开关电路;
每条所述第一栅线与位于至少一个所述分区的多个所述开关电路连接,每条所述第一栅线用于为其所连接的所述开关电路提供第一栅极驱动信号;
每条所述数据线与位于同一列的多个所述开关电路连接,每条所述数据线用于为其所连接的所述开关电路提供数据信号;
每个所述开关电路还与其所在分区的一列所述像素连接,每个所述开关电路用于响应于所述第一栅极驱动信号,向其所连接的一列所述像素输出所述数据信号;
每条所述第二栅线与多行所述像素连接,且每条所述第二栅线连接的至少两行所述像素位于不同分区,每条所述第二栅线用于为其所连接的多行所述像素提供第二栅极驱动信号。


2.根据权利要求1所述的阵列基板,其特征在于,每条所述第一栅线与一个所述分区的多个所述开关电路连接,且各条所述第一栅线连接的所述开关电路位于不同分区。


3.根据权利要求1所述的阵列基板,其特征在于,每条所述第二栅线连接的多行所述像素均位于不同分区。


4.根据权利要求3所述的阵列基板,其特征在于,所述阵列基板包括n条所述第二栅线,每个所述分区均包括n行所述像素;
第i条所述第二栅线与各个所述分区的第i行所述像素连接,n为大于1的正整数,且i为小于等于n的正整数。


5.根据权利要求1至4任一所述的阵列基板,其特征在于,每个所述像素包括驱动晶体管和发光元件,每个所述开关电路包括:开关晶体管;
所述开关晶体管的栅极与所述第一栅线连接,所述开关晶体管的第一极与所述数据线连接,所述开关晶体管的第二极与所述驱动晶体管的第一极连接;
所述驱动晶体管的栅极与所述第二栅线连接,所述驱动晶体管的第二极与所述发光元件连接。


6.根据权利要求1至4任一所述的阵列基板,其特征在于,每个所述开关电路位于一个所述像素的非显示区域,或,每个所述开关电路位于相邻两个所述像素之间的区域。


7.根据权利要求1至4任一所述的阵列基板,其特征在于,每条所述第一栅线包括第一子线段和第二子线段,每条所述第二栅线包括第三子线段和第四子线段;
其中,各条所述第一子线段和各条所述第三子线段相互平行,且均与所述数据线的延伸方向垂直;
各条所述第二子线段和各条所述第四子线段相互平行,且均与所述数据线延伸方向平行。


8.根据权利要求4所述的阵列...

【专利技术属性】
技术研发人员:李硕王光泉田超袁祥马青青高一男王天娇袁银韩军鹏秦国杰
申请(专利权)人:京东方科技集团股份有限公司北京京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1