以多重信号源产生高精确度延迟信号的方法及装置制造方法及图纸

技术编号:2878049 阅读:211 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种以多重信号源产生高精确度延迟信号的方法,包括下列步骤:提供多个信号源;其中,任两相邻的信号源间相差一个时钟周期;响应该多个信号源,以于一第一及第二时间分别产生一第一及第二输出信号;以及将该第一及第二输出信号进行一逻辑运算,以得到一延迟信号;同时本发明专利技术还提供了一种以多重信号源产生高精确度延迟信号的装置,包括:一多重信号源产生装置,可响应一高频信号,以产生输出多个信号源;一信号源输出选择装置,电连接于该多重信号源产生装置,以及一逻辑运算装置,电连接于该信号源输出选择装置,由本案的方法与装置,将具有高精确度的延迟信号应用于高频电路中。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及一种产生延迟信号的方法与装置,尤指一种在高频工作环境中,以多重信号源(multiple signal source)产生高精确度延迟信号的方法与装置。请参阅附图说明图1A、图1B,分别为以三个芯片为例的一芯片架构示例图与-信号波形比较示意图。在图1A中,10为一延迟信号,第一芯片C1除可直接产生第三跨芯片信号13给第三芯片C3使用外,还可间接产生第一跨芯片信号11至该第二芯片C2处,以使该第二芯片C2相应产生第二跨芯片信号12给第三芯片C3。再请参阅图1B,假若要求经t13时间长度后输入至该第三芯片C3的该第二跨芯片信号12,与该第三跨芯片信号之间必须保持同步或维持一定的时间关(例如,图1B中标示t23的时间长度)时,因该第二跨芯片信号12是由该第一芯片C1经该第二芯片C2后所产生,故就实际的实施经验而言,该第二跨芯片信号真正传送到该第三芯片C3的时间并不容易被掌握,究其原因在于至少包括输出垫延迟(PAD delay)或电路板延迟(PCB delay)等等制程或布局设计上的不确定因素所造成。基此,现有的企图以设置延迟组件(delay cell)(因其为现有技术,故本文档来自技高网...

【技术保护点】
一种以多重信号源产生高精确度延迟信号的方法,其特征在于,包括下列步骤: 提供多个信号源;其中,任两相邻的信号源间相差一个时钟周期; 响应该多个信号源,以于一第一及第二时间分别产生一第一及第二输出信号;以及 将该第一及第二输出信号进行一逻辑运算,以得到一延迟信号。

【技术特征摘要】

【专利技术属性】
技术研发人员:庄英朗
申请(专利权)人:威盛电子股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1