FPGA仿真实验板制造技术

技术编号:2871215 阅读:183 留言:0更新日期:2012-04-11 18:40
一种FPGA仿真实验板,由线路板、FPGA芯片和下载电缆接口构成,其特征在于:所述的FPGA芯片和下载电缆接口设置有所述的线路板上,所述的下载电缆接口连接设置有阻抗匹配器,所述的阻抗匹配器连接设置有存储器,所述的存储器与所述的FPGA芯片相连接,电子信号由下载电缆接口和阻抗匹配器连接至所述的线路板内,经存储器缓存后,传至所述的FPGA芯片,实现电子信号的下载。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及一种芯片下载实验装置,特别是一种FPGA仿真实验板
技术介绍
现有技术中,芯片在设计初期或是实际生产之前,往往大多只能在计算机内部进行信号仿真,这种的结果和实际的芯片常常存在很大的不同,信号的时钟是基于计算机的时钟,而不是真正的硬件电路时钟,这就使得仿真的实际用途大大折扣。
技术实现思路
本专利技术所要解决的技术问题是现有技术中,芯片在设计初期或是实际生产之前,往往大多只能在计算机内部进行信号仿真,这种的结果和实际的芯片常常存在很大的不同,信号的时钟是基于计算机的时钟,而不是真正的硬件电路时钟,这就使得仿真的实际用途大大折扣。本专利技术为解决已有技术中的上述技术问题所采用的技术方案是提供一种FPGA仿真实验板,所述的这种FPGA仿真实验板由线路板、FPGA芯片和下载电缆接口构成,其特征在于所述的FPGA芯片和下载电缆接口设置有所述的线路板上,所述的下载电缆接口连接设置有阻抗匹配器,所述的阻抗匹配器连接设置有存储器,所述的存储器与所述的FPGA芯片相连接,电子信号由下载电缆接口和阻抗匹配器连接至所述的线路板内,经存储器缓存后,传至所述的FPGA芯片,实现电子信号的下载,具体的,所述的FPGA芯片采用10万门级芯片,所述的下载电缆接口采用JATG接口。本专利技术与已有技术相对照,效果是积极且明显的。本专利技术FPGA仿真实验板采用真实硬件仿真,把计算机内部的信号引出至实验板,在实验板设置FPGA芯片,并通过存储器将外部信号写FPGA芯片,很好的实现了硬件仿真。具体实施例方式本专利技术一种FPGA仿真实验板,所述的这种FPGA仿真实验板由线路板、FPGA芯片和下载电缆接口构成,其特征在于所述的FPGA芯片和下载电缆接口设置有所述的线路板上,所述的下载电缆接口连接设置有阻抗匹配器,所述的阻抗匹配器连接设置有存储器,所述的存储器与所述的FPGA芯片相连接,电子信号由下载电缆接口和阻抗匹配器连接至所述的线路板内,经存储器缓存后,传至所述的FPGA芯片,实现电子信号的下载,具体的,所述的FPGA芯片采用10万门级芯片,所述的下载电缆接口采用JATG接口。权利要求1,一种FPGA仿真实验板,由线路板、FPGA芯片和下载电缆接口构成,其特征在于所述的FPGA芯片和下载电缆接口设置有所述的线路板上,所述的下载电缆接口连接设置有阻抗匹配器,所述的阻抗匹配器连接设置有存储器,所述的存储器与所述的FPGA芯片相连接,电子信号由下载电缆接口和阻抗匹配器连接至所述的线路板内,经存储器缓存后,传至所述的FPGA芯片,实现电子信号的下载。2,如权利要求1所述的FPGA仿真实验板,其特征在于所述的FPGA芯片采用10万门级芯片。3,如权利要求1所述的FPGA仿真实验板,其特征在于所述的下载电缆接口采用JATG接口。全文摘要一种FPGA仿真实验板,由线路板、FPGA芯片和下载电缆接口构成,其特征在于所述的FPGA芯片和下载电缆接口设置有所述的线路板上,所述的阻抗匹配器连接设置有存储器,所述的存储器与所述的FPGA芯片相连接,电子信号由下载电缆接口连接所述的线路板内,经存储器缓存后,传至所述的FPGA芯片,实现电子信号的下载。文档编号G06F13/00GK1506857SQ0215490公开日2004年6月23日 申请日期2002年12月12日 优先权日2002年12月12日专利技术者张汶, 张 汶 申请人:上海科星自动化技术有限公司 本文档来自技高网...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:张汶
申请(专利权)人:上海科星自动化技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1