多通路数据处理电路及系统技术方案

技术编号:28622813 阅读:15 留言:0更新日期:2021-05-28 16:18
本公开涉及一种多通路数据处理电路,该多通路数据处理电路包括多个通路电路模块和多个寄存器。多个通路电路模块联接到数据接口的多个通路,并且包括第一通路电路模块和第二通路电路模块,其中每一个通路电路模块包括第一处理电路和第二处理电路。第一通路电路模块和第二通路电路模块的第一处理电路电联接,并且第一通路电路模块和第二通路电路模块的第二处理电路电联接。多个寄存器包括第一信息寄存器和第二信息寄存器。第一信息寄存器联接到第一通路电路模块和第二通路电路模块的第一处理电路,并且第二信息寄存器联接到第一通路电路模块和第二通路电路模块的第二处理电路。

【技术实现步骤摘要】
多通路数据处理电路及系统相关申请的交叉引用本申请要求于2019年11月27日提交的申请号为16/698,349的美国专利申请的优先权,其通过引用整体并入本文。
各个实施例总体涉及一种数据处理电路和系统,并且更特别地,涉及一种多通路数据处理电路和系统。
技术介绍
为了满足相对较大的传输频率带宽的数据接口的需求,大多数电子产品采用串行器/解串器(SerDes)和多个通路来实现电子产品内部或外部的数据接口和相关电路。对于SerDes和多个通路,电子产品应用相应的数据处理电路以对数据接口意图发送或接收的数据执行必要的处理。例如,对于多通路数据处理电路或通信装置,由于产品标准或产品开发,设计者需要设计具有不同传输频率带宽的数据接口的多个版本的电子产品。当采用多通路技术时,设计者可以基于传输频率带宽相对较小的某个版本的电子装置的数据接口电路,来布置相对较多数量的通路,从而容易地获得传输频率带宽相对较高的版本的电子产品的数据接口电路。然而,从相应的数据处理电路的角度来看,通路的总数已经增加。因此,设计者需要重新考虑如何设置传输频率带宽较小版本的电子产品的数据处理电路的更新,或者是否校正数据处理电路以便将数据处理电路应用到传输频率带宽较大版本的电子产品。由于这种设置或校正可能涉及诸如相关芯片的集成电路内的电路布置的编程,因此这种设置或校正可能会增加电路的复杂性。在最坏的情况下,设计者可能不得不重新设计合适的数据处理电路。在这种最坏的情况下,当开发电子产品的相关版本时,可能会影响开发效率,并且可能会增加开发成本。因此,当应用多通路技术时,就可扩展性而言,仍需要改善电子产品中使用的相应数据处理电路。
技术实现思路
各个实施例针对一种多通路数据处理电路及系统,该多通路数据处理电路及系统可以应用于采用多通路技术的电子装置,并实现具有相对低复杂度的电路结构的数据处理电路,从而满足具有数据接口的传输频率带宽彼此不同的多个版本的电子产品的需求。在实施例中,提供了一种多通路数据处理电路,包括:多个通路电路模块,联接到数据接口的多个通路,并且包括第一通路电路模块和第二通路电路模块,其中,每一个通路电路模块包括第一处理电路和第二处理电路,第一通路电路模块的第一处理电路具有联接到第二通路电路模块的第一处理电路的输出端子,并且第一通路电路模块的第二处理电路具有联接到第二通路电路模块的第二处理电路的输出端子;以及多个寄存器,包括第一信息寄存器和第二信息寄存器,其中,第一信息寄存器具有联接到第二通路电路模块的第一处理电路的输入端子,以及联接到第一通路电路模块的第一处理电路的输出端子,并且第二信息寄存器具有联接到第二通路电路模块的第二处理电路的输入端子,以及联接到第一通路电路模块的第二处理电路的输出端子。多个通路电路模块进一步包括第三通路电路模块,其中,第二通路电路模块的第一处理电路具有电联接到第三通路电路模块的第一处理电路的输出端子,并且第二通路电路模块的第二处理电路具有电联接到第三通路电路模块的第二处理电路的输出端子。第一信息寄存器的输入端子通过第三通路电路模块的第一处理电路电联接到第二通路电路模块的第一处理电路;并且第二信息寄存器的输入端子通过第三通路电路模块的第二处理电路电联接到第二通路电路模块的第二处理电路。多个通路电路模块进一步包括第四通路电路模块,其中,第三通路电路模块的第一处理电路具有电联接到第四通路电路模块的第一处理电路的输出端子,并且第三通路电路模块的第二处理电路具有电联接到第四通路电路模块的第二处理电路的输出端子。第一信息寄存器的输入端子通过第三通路电路模块的第一处理电路以及第四通路电路模块的第一处理电路电联接到第二通路电路模块的第一处理电路;并且第二信息寄存器的输入端子通过第三通路电路模块的第二处理电路以及第四通路电路模块的第二处理电路电联接到第二通路电路模块的第二处理电路。多个通路电路模块中的每一个进一步包括:控制电路,联接到与通路电路模块相对应的第一处理电路和第二处理电路。与通路电路模块相对应的控制电路根据通路控制信号,选择性地启用与通路电路模块相对应的第一处理电路和第二处理电路中的一个或多个。当通路控制信号指示执行第一处理时,多个通路电路模块的控制电路启用多个通路电路模块的第一处理电路,将多个通路电路模块的第一处理电路分别联接到多个通路,并且以并行方式处理多个通路的不同数据集。在实施例中,提供了一种多通路数据处理系统,包括:多个物理层电路模块,以并行方式联接到数据接口的多个通路;以及多通路数据处理电路,其中,多通路数据处理电路包括:多个通路电路模块,通过多个物理层电路模块分别联接到多个通路,并且包括第一通路电路模块和第二通路电路模块,其中每一个通路电路模块包括第一处理电路和第二处理电路,第一通路电路模块的第一处理电路具有联接到第二通路电路模块的第一处理电路的输出端子,并且第一通路电路模块的第二处理电路具有联接到第二通路电路模块的第二处理电路的输出端子;以及多个寄存器,包括第一信息寄存器和第二信息寄存器,其中,第一信息寄存器具有联接到第二通路电路模块的第一处理电路的输入端子,以及联接到第一通路电路模块的第一处理电路的输出端子,并且第二信息寄存器具有联接到第二通路电路模块的第二处理电路的输入端子,以及联接到第二通路电路模块的第一处理电路的输出端子。当通路控制信号指示执行第一处理时,多个通路电路模块的控制电路启用多个通路电路模块的第一处理电路,并且将多个通路电路模块的第一处理电路通过多个物理层电路模块分别联接到多个通路,并且以并行方式处理多个通路的不同数据集。多个物理层电路模块为传送器物理层电路。多个物理层电路模块为接收器物理层电路。在实施例中,提供了一种多通路数据处理系统,包括:N数量的通路电路模块,每一个通路电路模块包括M数量的处理电路并分别被配置为从通路接收数据,N和M中的每一个为2或大于2;以及M数量的寄存器,其中,寄存器之中的第P寄存器与通路电路模块的每一个内的处理电路之中的第P处理电路被联接以配置级联结构,使得第P寄存器将数据输出到通路电路模块之中的第一通路电路模块的第P处理电路中,并且通路电路模块之中的最后通路电路模块的第P处理电路将数据输出到第P寄存器,其中,处理电路中的每一个被配置为处理从前一级提供的数据,并将经处理的数据输出到后一级,并且其中,处理电路中的每一个进一步被配置为接收来自通路之中的相应通路的数据,并被配置为将经处理的数据输出到外部。附图说明图1为示出多通路数据处理电路的实施例的框图。图2为用于描述通过图1的多通路数据处理电路并行处理数据的实施例的示图。图3为示出图1的多通路数据处理电路的另一实施例的框图。图4为用于描述通过图3的多通路数据处理电路并行处理数据的实施例的示图。图5为示出图1的多通路数据处理电路的另一实施例的框图。图6为用于描述通过图5的多通路数据处理电路并行处理数据的实施例的示图。图7为示出用于通过图1的多通路数据处本文档来自技高网
...

【技术保护点】
1.一种多通路数据处理电路,包括:/n多个通路电路模块,联接到数据接口的多个通路,并且包括第一通路电路模块和第二通路电路模块,其中每一个通路电路模块包括第一处理电路和第二处理电路,所述第一通路电路模块的第一处理电路具有联接到所述第二通路电路模块的第一处理电路的输出端子,且所述第一通路电路模块的第二处理电路具有联接到所述第二通路电路模块的第二处理电路的输出端子;以及/n多个寄存器,包括第一信息寄存器和第二信息寄存器,其中所述第一信息寄存器具有联接到所述第二通路电路模块的第一处理电路的输入端子,以及联接到所述第一通路电路模块的第一处理电路的输出端子,并且所述第二信息寄存器具有联接到所述第二通路电路模块的第二处理电路的输入端子,以及联接到所述第一通路电路模块的第二处理电路的输出端子。/n

【技术特征摘要】
20191127 US 16/698,3491.一种多通路数据处理电路,包括:
多个通路电路模块,联接到数据接口的多个通路,并且包括第一通路电路模块和第二通路电路模块,其中每一个通路电路模块包括第一处理电路和第二处理电路,所述第一通路电路模块的第一处理电路具有联接到所述第二通路电路模块的第一处理电路的输出端子,且所述第一通路电路模块的第二处理电路具有联接到所述第二通路电路模块的第二处理电路的输出端子;以及
多个寄存器,包括第一信息寄存器和第二信息寄存器,其中所述第一信息寄存器具有联接到所述第二通路电路模块的第一处理电路的输入端子,以及联接到所述第一通路电路模块的第一处理电路的输出端子,并且所述第二信息寄存器具有联接到所述第二通路电路模块的第二处理电路的输入端子,以及联接到所述第一通路电路模块的第二处理电路的输出端子。


2.根据权利要求1所述的多通路数据处理电路,
其中所述多个通路电路模块进一步包括第三通路电路模块;
其中所述第二通路电路模块的第一处理电路具有联接到所述第三通路电路模块的第一处理电路的输出端子,并且所述第二通路电路模块的第二处理电路具有联接到所述第三通路电路模块的第二处理电路的输出端子;
其中所述第一信息寄存器的输入端子通过所述第三通路电路模块的第一处理电路联接到所述第二通路电路模块的第一处理电路;并且
其中所述第二信息寄存器的输入端子通过所述第三通路电路模块的第二处理电路联接到所述第二通路电路模块的第二处理电路。


3.根据权利要求2所述的多通路数据处理电路,
其中所述多个通路电路模块进一步包括第四通路电路模块;
其中所述第三通路电路模块的第一处理电路具有联接到所述第四通路电路模块的第一处理电路的输出端子,并且所述第三通路电路模块的第二处理电路具有联接到所述第四通路电路模块的第二处理电路的输出端子;
其中所述第一信息寄存器的输入端子通过所述第三通路电路模块的第一处理电路以及所述第四通路电路模块的第一处理电路联接到所述第二通路电路模块的第一处理电路;并且
其中所述第二信息寄存器的输入端子通过所述第三通路电路模块的第二处理电路以及所述第四通路电路模块的第二处理电路联接到所述第二通路电路模块的第二处理电路。


4.根据权利要求1所述的多通路数据处理电路,
其中所述多个通路电路模块中的每一个进一步包括控制电路,所述控制电路联接到与所述通路电路模块相对应的所述第一处理电路和所述第二处理电路;并且
其中与所述通路电路模块相对应的所述控制电路根据通路控制信号,选择性地启用与所述通路电路模块相对应的所述第一处理电路和所述第二处理电路中的一个或多个。


5.根据权利要求4所述的多通路数据处理电路,其中当所述通路控制信号指示执行第一处理时,所述多个通路电路模块的控制电路启用所述多个通路电路模块的第一处理电路,将所述多个通路电路模块的第一处理电路分别联接到多个通路,并且以并行方式处理所述多个通路的不同数据集。


6.一种多通路数据处理系统,包括:
多个物理层电路模块,以并行方式联接到数据接口的多个通路;以及
多通路数据处理电路,
其中所述多通路数据处理电路包括:
多个通路电路模块,分别通过所述多个物理层电路模块联接到所述多个通路,并且包括第一通路电路模块和第二通路电路模块,其中每一个通路电路模块包括第一处理电路和第二处理电路,所述第一通路电路模块的第一处理电路具有联接到所述第二通路电路模块的第一处理电路的输出端子,且所述第一通路电路模块的第二处理电路具有联接到所述第二通路电路模块的第二处理电路的...

【专利技术属性】
技术研发人员:徐锦森
申请(专利权)人:爱思开海力士有限公司
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1