【技术实现步骤摘要】
无线JTAG收发模块及JTAG调试系统
[0001]本技术涉及通信
,特别是涉及一种无线JTAG收发模块及JTAG调试系统。
技术介绍
[0002]JTAG(Joint Test Action Group,联合测试行动组)是一种国际标准测试协议(IEEE 1149.1兼容),现在几乎所有的FPGA都支持JTAG调试接口,通过它可以下载程序、在线调试程序,所有基于FPGA开发的系统应用在开发调试的时候都离不开JTAG调试仿真器。
[0003]JTAG调试仿真器一般都含有符合IEEE 1149.1标准中TAP(Test Access Port)规范的接口,如图1所示,JTAG调试仿真器为JTAG转USB的有线连接调试,通过JTAG调试仿真器对目标板调试,就是通过TAP接口完成目标板中相关数据寄存器(DR)和指令寄存器(IR)的访问。
[0004]目前针对基于FPGA的项目开发,所使用的JTAG调试仿真器都是有线的,它在一些应用开发场合具有局限性,如无人机、移动小车等应用场合中有线JTAG调试并不方便。 />
技术实现思路
...
【技术保护点】
【技术特征摘要】
1.一种无线JTAG收发模块,其特征在于,包括:逻辑电路单元,接数据信号、时钟信号及模式选择信号;RF芯片单元,与所述逻辑电路单元连接,用于所述数据信号、所述时钟信号及所述模式选择信号的接收与发送。2.根据权利要求1所述的无线JTAG收发模块,其特征在于,所述数据信号包括数据输入信号和数据输出信号,所述逻辑电路单元包括第一逻辑缓冲器、第二逻辑缓冲器、第三逻辑缓冲器及第四逻辑缓冲器,所述第一逻辑缓冲器的输入端接所述数据输出信号,所述第一逻辑缓冲器的输出端接所述RF芯片单元,所述第二逻辑缓冲器的输入端接所述数据输入信号,所述第二逻辑缓冲器的输出端接所述RF芯片单元,所述第三逻辑缓冲器的输入端接所述时钟信号,所述第三逻辑缓冲器的输出端接所述RF芯片单元,所述第四逻辑缓冲器的输入端接所述模式选择信号,所述第四逻辑缓冲器的输出端接所述RF芯片单元。3.根据权利要求2所述的无线JTAG收发模块,其特征在于,所述逻辑电路单元还包括主从切换开关、反相器及逻辑与门,所述主从切换开关的输入端接所述RF芯片单元,所述主从切换开关的输出端接所述反相器的输入端,所述反相器的输出端接所述逻辑与门的第一输入端,所述逻辑与门的第二输入端接所述RF芯片单元,所述逻辑与门的输出端分别接所述第一逻辑缓冲器、所述第二逻辑缓冲器、所述第三逻辑缓冲器及所述第四逻辑缓冲器的控制端。4.根据权利要求3所述的无线JTAG收发模块,其特征在于,所述主从切换开关用于所述无线JTAG收发模块的模式切换选择,用于将所述无线JTAG收发模块切换为主模块或者从模块的其中一种。5.根据权利要求4所述的无线JTAG收发模块,其特征在于,所述RF芯片单元包括RF芯片及天线,所述RF芯片分别与所述逻辑电路单元及所述天线连接。6.根据...
【专利技术属性】
技术研发人员:伍俊,魏兴战,史浩飞,于乐泳,
申请(专利权)人:中国科学院重庆绿色智能技术研究院,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。