【技术实现步骤摘要】
所属
本技术针对主要当前处理器速度提升的解决思路。目前,关于高速缓存(Cache)存储器也就是通常所说的一级高速缓存。这些缓冲存储器均由静态RAM组成,其结构较复杂,在CPU晶体管芯片面积不太大的情况之下,L1级高速缓存的容量不可能做得太大。其工作原理突破性地解决了一级二级高速缓存限制、充分发挥出CPU高速运算功能、以目前0.09纳米或更加小的尺寸的制造工艺,使主频以及运行速度大幅度提升。首先使用“受控只读存储器ROM”代替一级二级高速缓存,打个比喻,“一组特定的ROM数据直接被CPU调用处理即可快速完成其运算的使命,但是他在现实当中就没有了实际意义,但是“他们”通过架设一个通道,实现了“受控”,也即提升了CPU处理器主频的关键。目前,英特尔和AMD正竞相开发双内核处理器,可能引起10年来个人电脑(PC)技术的最大变化。由于传统处理器的速度提升已经接近极限,两家公司都着手开发把两个处理器合而为一的技术,双内核处理器的每一核都能独立运行,比如其中一个用于处理电视播映,另一个则负责扫瞄病毒。两家公司计划推出双内核处理器的时间虽相差不多,但一开始将瞄准不同市场。英特 ...
【技术保护点】
将L1、L2高速缓存改造为“受控的只读存储器ROM”,二是受控的只读存储器ROM与主板内存架设一个直接的通道(由于CPU处理器在处理数据时首先要读取数据,等到处理完数据后需要几个周期的脉冲时间,因而这个滞后的时间为架设这个通道提供了可能。)从而实现了CPU处理器高速运算。在主板内存中对应的RAM要通过发光二极管与光纤通道相连接,最后再与CPU处理器中受控的只读存储器光电二极管相连接,从而架设起这个通道。
【技术特征摘要】
将L1、L2高速缓存改造为“受控的只读存储器ROM”,二是受控的只读存储器ROM与主板内存架设一个直接的通道(由于CPU处理器在处理数据时首先要读取数据,等到处理完数据后需要几个周期的脉冲时间,因而这个...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。