当前位置: 首页 > 专利查询>燕山大学专利>正文

现场总线芯片架构制造技术

技术编号:28473610 阅读:70 留言:0更新日期:2021-05-15 21:41
本发明专利技术公开了一种现场总线芯片架构,其包括CPU交互模块、时钟管理模块、帧编/解码模块、Manchester编/解码模块、RAM数据存储模块、DMA控制器、数据收发模块、CRC帧校验模块、地址识别与管理模块、中断控制器和寄存器堆栈。本发明专利技术提出在芯片中封装AXI4总线协议接口,通过AXI4总线与CPU进行数据交互,AXI4总线的握手机制能保证CPU与本发明专利技术芯片的数据传输安全可靠,且使用AXI4总线后,可给芯片分配不同的AXI总线ID,通过ID访问芯片,实现一片微处理器挂载多片本发明专利技术芯片,并通过AXI4

【技术实现步骤摘要】
现场总线芯片架构


[0001]本专利技术属于现场总线控制器领域,具体涉及一种现场总线芯片架构。

技术介绍

[0002]计算机网络技术的迅速发展推动着工业自动化控制系统的体系结构产生不断的变革。传统的4~20mA模拟信号制被双向数字通信现场总线信号制所取代,模拟与数字的分散型控制系统更新换代为全数字现场控制FCS系统。
[0003]根据国际电工委员会IEC 1158定义,安装在制造或过程区域的现场装置与控制室内的自动控制装置之间的数字式、串行、多点通信的数据总线称为现场总线。现场总线Field bus是近年来迅速发展起来的一种工业数据总线,它主要解决工业现场的智能化仪器仪表、控制器、执行机构等现场设备间的数字通信以及这些现场控制设备和高级控制系统之间的信息传递问题。
[0004]现场总线装置包括各类工业产品,它们是变送器或流量、压力、温度或其它过程量的转换器,转角发送器和ON

OFF开关。它们包括控制阀、执行器和包括机械手的步进电机在内的电子马达。安装在现场的简单PLC和远方单回路调节器也属于现场装置。
...

【技术保护点】

【技术特征摘要】
1.一种现场总线芯片架构,其包括CPU交互模块、时钟生成模块、帧编/解码模块、Manchester编/解码模块、RAM数据存储模块、DMA控制器、数据收发模块、CRC帧校验模块、地址识别与管理模块、定时器模块、中断控制器和寄存器堆栈,其特征在于,所述CPU交互模块包括AXI4

Full总线接口模块和AXI4

Lite总线接口模块,分别用于实现AXI4

Full从机时序和AXI4

Lite从机时序,分别与所述DMA控制器和所述寄存器堆栈对接;所述时钟生成模块包括波特率计算模块和时钟分频模块,以外接时钟为基准,生成500KHz时钟,并通过时钟分频模块对500KHz时钟进行分频,得到片内各模块的驱动时钟,包括所述数据收发模块收发现场总线数据的31.25KHz时钟;所述帧编/解码模块包括帧编码模块和帧解码模块,帧编码模块将发送缓存器中的数据按照数据帧格式编码,为数据添加特征码和CRC校验码,帧解码模块对完成Manchester解码的数据进行帧类识别和数据域提取任务;所述Manchester编/解码模块对帧编码模块生成的数据帧进行编码,对接收到的总线数据进行解码,并将解码后的数据提交给帧解码模块;所述DMA控制器为双通道DMA控制器,分别与所述RAM数据存储模块中的RAM发送缓存模块、RAM接收缓存模块相连,通过内置字节编码电路,将片内读写端口输入的数据封装为32位数据写入RAM,同时将RAM读出的32位数据转换为8位数据串行输出,并提供AXI

Full接口,通过所述CPU交互模块与CPU进行数据交互;所述数据收发模块具备串行编码电路、并行编码电路、内部数据回环电路和极性纠正电路,负责发送Manchester编码后的数据,并将接收的现场总线数据提交至所述Manchester解码模块;所述CRC帧校验模块包括CRC16帧尾计算模块和CRC16校验模块,CRC16帧尾计算模块负责为待发送的数据计算16位CRC帧尾,CRC16校验模块对接收到数据进行CRC16校验;所述地址识别模块根据目的地址起始位置与类型寄存器值,从来自帧解码模块的数据中提取目的地址,并与相应地址寄存器中的地址进行比对,若地址相同则接收数据、否则停止接收;所述中断控制器根据芯片内部各种错误信号和控制信号向中断类型寄存器写入相应值,并根据中断屏蔽寄存器相应位判断是否产生中断信号,控制信号包括定时器模块时钟溢出信号、地址识别模块识别结果和CRC模块数据校验结果信号;所述寄存器堆栈包括地址寄存器堆、中断类型寄存器堆、中断屏蔽寄存器堆和控制寄存器堆,用于CPU配置芯片以及芯片向CPU反馈状态信息,所述芯片内置特征码寄存器和最大闲谈时间寄存器,通过配置特征码寄存器和闲谈时间寄存器能使芯片适用于不同现场总线协议。2.根据权利要求1所述的现场总线芯片架构,其特征在于,所述发送缓存模块基于双口RAM存储器,数据写入端口提供32位AXI4

Full总线接口,实现与AXI4

Full总线对接,...

【专利技术属性】
技术研发人员:张立国刘强金梅杨曼李福昆李媛媛胡林李翔宇李清天
申请(专利权)人:燕山大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1