用于控制DAC的DAC控制逻辑制造技术

技术编号:28319893 阅读:19 留言:0更新日期:2021-05-04 12:59
本公开涉及一种用于控制DAC的DAC控制逻辑。DAC控制逻辑(45)用于控制DAC(2)以用于向切换转换器(1;图4)供应目标电压V

【技术实现步骤摘要】
用于控制DAC的DAC控制逻辑
本专利技术涉及控制DAC的输出电压,具体地用于作为目标电压被供应给切换转换器。
技术介绍
切换调节器可以被用于将一个DC电压转换为另一DC电压。例如,降压转换器可以被用于使电压步进下降,升压转换器可以被用于使电压步进上升,并且降压-升压可以被用于使电压降压或升压。切换调节器通常采用脉宽调制(PWM)来控制功率级中的开关,以改变流经电感器的电流。PWM信号的占空比基于电感器电流被控制,并且改变占空比被用于调整输出电压。切换调节器的输出DC电压使用目标电压来设定。目标电压可以被固定,或可以使用数模转换器(DAC)被可控地调整。
技术实现思路
根据本专利技术的第一方面,提供了一种设备或DAC控制逻辑,用于控制DAC以用于向切换转换器供应目标电压VTARGET。设备或DAC逻辑包括控制逻辑,该控制逻辑被配置为响应于DAC斜降而以一系列步骤递减被供应给DAC的DAC输入代码。在斜降期间对于步骤中的至少一些步骤,设备或DAC逻辑被配置为等待,直到在将DAC输入代码从当前值递减到新值之前、在切换转换器中已发生至少一个切换循环为止。这可以有助于减少DAC的输出电压的下冲。设备或DAC逻辑还可以包括斜降检测器,该斜降检测器被配置为通过确定新DAC输入代码是否小于当前DAC输入代码来标识DAC斜降。设备或DAC逻辑还可以包括计算器,该计算器被配置为计算新DAC输入代码与当前DAC输入代码之间的差Δ。差Δ是当前循环计数器,该当前循环计数器指示在达到目标电压VTARGET之前的剩余切换循环数。控制逻辑可以被配置为确定包括差Δ是否小于或等于预定值N的条件,并且根据肯定的确定,等待,直到在递减DAC输入代码之前已发生至少一个切换循环为止,并且根据否定的确定,无论至少一个切换循环是否已发生,都将DAC输入代码从当前值递减到新值。预定值N表示在达到目标电压VTARGET之前的切换循环数,在此期间,在(多个)切换循环已发生之前,减少DAC输入代码应等待。预定值N可以选自5与30之间或10与20之间的范围。预定值N可以在0与0.2Δ之间(即最多是差Δ的20%),或可以在0与0.1Δ之间(即最多是差Δ的10%)。预定值N可以基于Δ的期望值来确定,而Δ的期望值可以基于DAC电平的数目来确定。响应于DAC时钟边沿(例如上升的DAC时钟速率),递减DAC输入代码可能发生。条件还可以包括切换调节器是否正在施加音频频带抑制,该音频频带抑制将切换抑制到给定频率以下。音频频带抑制可以通过引入附加的切换循环来达成,以便维持最小切换频率。根据肯定的确定,控制逻辑可以被配置为降低DAC时钟速率。根据本专利技术的第二方面,提供包括第一方面的设备或DAC控制逻辑的DAC逻辑。DAC逻辑还可以包括用于生成DAC更新时钟信号的DAC时钟生成器。DAC逻辑还可以包括第一数据锁存器,该第一数据锁存器用于接收和存储新DAC输入代码。DAC逻辑还可以包括第二数据锁存器,该第二数据锁存器用于接收和存储用于提供给DAC的当前DAC输入代码。DAC逻辑还可以包括例如寄存器,以存储预定值N。预定值N可以是可编程的,例如通过基于外部处理器的控制器。DAC逻辑还可以包括用于对来自切换转换器的信号进行布尔组合的逻辑。DAC可以是n位DAC,其中5≤n≤16,例如8≤n≤12。例如,DAC可以是10位DAC。根据本专利技术的第三方面,提供一种系统,该系统包括DAC和包括第一方面的设备或DAC控制逻辑的DAC逻辑,该DAC逻辑被布置为向DAC提供DAC输入代码。DAC逻辑还可以提供DAC更新时钟信号。根据本专利技术的第四方面,提供一种单片集成电路,包括第三方面的系统。因此,单片集成电路可以是DACIC。单片集成电路可以包括多于一个DAC,并且每个DAC可以具有相应的DAC控制逻辑。单片集成电路可以包括切换转换器,并且DAC可以被配置为向切换转换器提供目标电压。因此,单片集成电路可以是切换转换器IC。切换转换器IC可以包括功率级(例如,包括两个或更多个功率晶体管,该两个或更多个功率晶体管用于切换通过能量存储元件(诸如电感器线圈)的电流)。切换转换器可以是例如采用合成电流斜坡的迟滞切换转换器。切换转换器可以是电流模式切换转换器。切换转换器可以是电压模式切换转换器。切换转换器可以是非隔离式切换转换器。切换转换器可以包括电感器线圈作为能量存储元件。切换转换器可以是降压转换器、升压转换器、降压-升压转换器或反相转换器。根据本专利技术的第五方面,提供一种控制DAC的方法,该DAC向切换调节器供应目标电压VTARGET。方法包括响应于DAC斜降而以一系列步骤递减被供应给DAC的DAC输入代码。对于步骤中的至少一些步骤(例如,对于所有步骤或仅对于最后N个步骤,其中N是正的非零整数),递减DAC输入代码包括等待,直到在将DAC输入代码从当前值递减到新值之前、在切换转换器中已发生至少一个切换循环为止。方法还可以包括通过确定新DAC输入代码是否小于当前DAC输入代码来标识DAC斜降。方法还可以包括计算新DAC输入代码与当前DAC输入代码之间的差Δ。差Δ是当前循环计数器,其指示在达到目标电压VTARGET之前的剩余切换循环数。方法还可以包括确定包括差Δ是否小于或等于预定值N的条件,根据肯定的确定,等待,直到在递减DAC输入代码之前、已发生至少一个切换循环为止,或根据否定的确定,无论至少一个切换循环是否已发生,都将DAC输入代码从当前值递减到新值。预定值N表示在达到目标电压VTARGET之前的切换循环数,在此期间,在切换循环已发生之前,减少DAC输入代码应等待。预定值N可以选自5与30之间或10与20之间的范围。范围取决于切换转换器(例如,控制环路带宽和DAC中的位数)。响应于DAC时钟边沿(例如上升的DAC时钟速率),递减DAC输入代码可能发生。条件还可以包括切换调节器是否正在施加音频频带抑制,该音频频带抑制将切换抑制到给定频率以下。方法还可以包括根据肯定的确定,降低DAC时钟速率。给定数目优选地选自5与30之间的范围,并且更优选地选自10与20之间的范围。根据本专利技术的第六方面,提供一种计算机程序,其包括用于执行第五方面的方法的指令。根据本专利技术的第七方面,提供一种计算机程序产品,其包括存储计算机程序的计算机可读介质(该计算机可读介质可以是非瞬态的)。根据本专利技术的第八方面,提供一种电子系统,其包括电源、设备、切换调节器、先前方面的单片集成电路和负载。电子系统可以是便携式(例如手持式或膝上型)电子设备,诸如移动电话、平板计算设备或膝上型计算机,并且负载可以是便携式电子设备内的电子电路系统。电子系统可以是照明系统,并且负载可以是(多个)照明元件,诸如(多个)LED。电子系统可以是汽车系统,并且负载可以是例如电子控制单元。电源可以是电池。附图说明现在将参考附图通过示例来描述本专利技术的某本文档来自技高网...

【技术保护点】
1.一种DAC控制逻辑(45),用于控制DAC(2)以用于向切换转换器(1)供应目标电压V

【技术特征摘要】
20191031 US 62/928,6771.一种DAC控制逻辑(45),用于控制DAC(2)以用于向切换转换器(1)供应目标电压VTARGET,所述DAC逻辑包括:
控制逻辑(54),被配置为响应于DAC斜降而以一系列步骤递减被供应给所述DAC的DAC输入代码(47);
在斜降期间对于所述步骤中的至少一些步骤,所述控制逻辑(54)被配置为等待,直到在将所述DAC输入代码从当前值递减到新值之前,在所述切换转换器中已发生至少一个切换循环。


2.根据权利要求1所述的DAC控制逻辑(45),还包括:
斜降检测器(52),被配置为通过确定新DAC输入代码(4)是否小于当前DAC输入代码(47)来标识DAC斜降。


3.根据权利要求1或2所述的DAC控制逻辑(45),还包括:
计算器,被配置为计算新DAC输入代码(4)与当前DAC输入代码(47)之间的差Δ。


4.根据权利要求3所述的DAC控制逻辑(45),其中所述控制逻辑(54)被配置为执行以下操作:
确定条件,所述条件包括所述差Δ是否小于或等于预定值N;并且
根据肯定的确定,等待,直到在递减所述DAC输入代码之前已发生所述至少一个切换循环;以及
根据否定的确定,无论所述至少一个切换循环是否已发生,都将所述DAC输入代码从所述当前值递减到所述新值。


5.根据权利要求4所述的DAC控制逻辑(45),其中所述条件还包括所述切换调节器(1)是否正在施加音频频带抑制,所述音频频带抑制将切换抑制到给定频率以下。


6.根据权利要求4或5所述的DAC控制逻辑(45),其中所述控制逻辑(54)被配置为执行以下操作:
根据所述肯定的确定,降低DAC时钟速率。


7.一种系统,包括:
DAC(2);以及
DAC逻...

【专利技术属性】
技术研发人员:V·雷塔塔R·科克斯A·沃林顿V·A·拉里塔姆比卡M·J·休斯顿
申请(专利权)人:瑞萨电子美国有限公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1