一种集成电路连通率测试系统及其制作方法技术方案

技术编号:28293835 阅读:48 留言:0更新日期:2021-04-30 16:16
本发明专利技术公开一种集成电路连通率测试系统及其制作方法,涉及半导体三维集成技术领域。应用于用于构成集成电路的晶圆,该装置包括:测试组件和测试仪,该测试组件包括:位于该晶圆的上表面和下表面的多个导线和多个测试焊盘,该测试焊盘通过该导线与该晶圆中的一个或多个待测试硅通孔连接,该测试仪包含多个探针;其中,在上述多个探针与该测试焊盘电连接后,该测试仪,用于通过上述多个探针向该测试仪施加电压和/或电流,以根据获取到的电阻率确定一个或多个待测试硅通孔的连通率。能够在保证测试准确性的前提下,简化连通率测试结构,降低测试成本。本发明专利技术提供的集成电路连通率测试系统用于半导体三维集成电路的连通率测试。

【技术实现步骤摘要】
一种集成电路连通率测试系统及其制作方法
本专利技术涉及半导体三维集成
,尤其涉及一种集成电路连通率测试系统及其制作方法。
技术介绍
半导体器件在许多行业中已广泛应用,例如光电、生物电子、医疗系统、电子分析、计算机系统、军事系统、卫星系统和海底系统等。伴随着晶体管纳米级别的不断缩小,芯片内部的集成度越来越高,器件的几何尺寸也越来越小。通过减小晶体管工艺尺寸和缩短芯片相互连接线的长度变得越来越困难,因此出现了新工艺成本稳步上升而利润却逐渐减少的情况。为了继续保持摩尔定律,摆脱集成电路发展过程中出现的物理和电气限制,出现了三维堆叠集成电路(或称三维芯片)。不同于以往传统二维芯片制造过程,三维芯片制造主要采用硅通孔(ThroughSiliconVias,简称:TSVs)将多个晶圆进行垂直方向上的堆叠,以实现集成电路的连接。这种技术减小了芯片的整体面积并提高了芯片的性能。然而,三维堆叠集成电路有诸多优势,也有许多挑战。具体来说,三维堆叠集成电路中主要采用了上述的TSV技术,而硅通孔在制造过程中要经历刻蚀、沉积氧化层、种子层沉淀、填充导电金属和化学机械抛光等工艺,其中每个工艺步骤都有可能造成硅通孔连通率问题。而在键合工艺中,由于键合焊点的高度差异、位置差异或者键合界面污染等原因,也会导致连通率下降,使芯片无法正常通信,这些问题在高密度小尺寸TSV中表现更甚。为了定量表征硅通孔及其键合焊点连通率,需要对制作好的硅通孔进行键合前(Pre-Bond)和键合后(Post-Bond)连通率测试监控,以指导硅通孔制造工艺和键合工艺的优化。相关技术中的连通率测试方法往往测试结构复杂且制造工艺繁琐、成本较高,而简化制造流程和测试结构的方案往往准确率不足。
技术实现思路
本专利技术的目的在于提供一种集成电路连通率测试系统及其制作方法,以解决现有技术中测试结构复杂且制造流程繁琐进而成本较高,并且无法保证测试准确性的问题。为了实现上述目的,本专利技术提供如下技术方案:一种集成电路连通率测试系统,应用于用于构成集成电路的晶圆,所述装置包括:测试组件和测试仪,所述测试组件包括:位于所述晶圆的上表面和下表面的多个导线和多个测试焊盘,所述测试焊盘通过所述导线与所述晶圆中的一个或多个待测试硅通孔连接,所述测试仪包含多个探针;其中,在所述多个探针与所述测试焊盘电连接后,所述测试仪,用于通过所述多个探针向所述测试仪施加电压和/或电流,以根据获取到的电阻率确定所述一个或多个待测试硅通孔的连通率。可选的,所述多个测试焊盘包括设置于所述晶圆的上表面的多个上表面测试焊盘和设置于所述晶圆的下表面的多个下表面测试焊盘,所述下表面测试焊盘通过测试硅通孔穿过所述晶圆被电连接至所述上表面。可选的,每个所述导线连通所述上表面露出的每一列待测试硅通孔,并与所述上表面测试焊盘连接;每个所述导线连通所述下表面露出的每一行待测试硅通孔,并与所述下表面测试焊盘连接。可选的,所述晶圆下方与基底键合,所述晶圆的下表面露出的每个待测试硅通孔具有键合焊点;每个所述导线连通所述上表面露出的每一列待测试硅通孔,并与所述上表面测试焊盘连接;每个所述导线连通所述下表面露出的每一行所述键合焊点,并与所述下表面测试焊盘连接。可选的,在所述多个探针与所述测试焊盘电连接后,所述测试仪用于通过所述多个探针向所述测试仪施加电压或电流,以根据获取到的电阻率确定一个或多个所述键合焊点的连通率。可选的,所述晶圆具有多组待测试硅通孔,每组待测试硅通孔包括两个通过位于所述晶圆的下表面的导线串联连接的待测试硅通孔,所述多个测试焊盘包括设置于所述晶圆的上表面的两个上表面测试焊盘组,每个上表面测试焊盘组包括两个互相连接的上表面测试焊盘;所述两个上表面测试焊盘组和所述多组待测试硅通孔通过位于所述上表面的导线串联连接。可选的,所述测试仪包含两个电压探针和两个电流探针;在所述两个电压探针与所述两个上表面测试焊盘组中的第一上表面测试焊盘组电连接,并且所述两个电流探针与所述两个上表面测试焊盘组中的第二上表面测试焊盘电连接后,所述测试仪,用于:通过所述两个电压探针向所述第一上表面测试焊盘施加电压,并通过所述两个电流探针向所述第二上表面测试焊盘施加电流,以根据获取到的电阻率确定所述一个或多个待测试硅通孔的连通率。与现有技术相比,本专利技术提供的集成电路连通率测试系统,能够通过在晶圆上设置的导线和测试焊盘对硅通孔进行连接,进而根据探测仪获取的探测数据确定硅通孔的连通率,在保证测试准确性的前提下,简化连通率测试结构并降低测试成本。本专利技术还提供一种集成电路连通率测试系统制作方法,应用于用于构成集成电路的晶圆,所述方法包括:通过多个导线对所述晶圆中的一个或多个待测试硅通孔进行电连接;将每个所述导线的一端与多个测试焊盘中的任一测试焊盘电连接,所述多个测试焊盘用于放置用于测试电阻率的检测仪中的多个探针。可选的,所述通过多个导线对所述晶圆中的一个或多个待测试硅通孔进行电连接,包括:通过所述导线对所述晶圆的上表面露出的每一列待测试硅通孔进行电连接;通过所述导线对所述晶圆的下表面露出的每一行待测试硅通孔或键合焊点进行电连接,所述键合焊点用于将所述晶圆下方与基底键合:所述将每个所述导线的一端与多个测试焊盘中的任一测试焊盘电连接,包括:在所述上表面设置多个上表面测试焊盘,并在所述下表面设置多个下表面测试焊盘;将连通每一列待测试硅通孔的导线与每个所述上表面测试焊盘连接;将连通每一行待测试硅通孔或键合焊点的导线与每个所述下表面测试焊盘连接;在所述晶圆的所述下表面测试焊盘上方的位置进行开孔处理,以获取测试硅通孔,所述测试硅通孔用于穿过所述晶圆将所述下表面测试焊盘电连接至所述上表面。可选的,所述通过多个导线对所述晶圆中的一个或多个待测试硅通孔进行电连接,包括:将所述晶圆上的多个待测试硅通孔划分为多组待测试硅通孔,每组待测试硅通孔包括两个通过位于所述晶圆的下表面的导线串联连接的待测试硅通孔;通过位于所述上表面的导线对所述多组待测试硅通孔进行串联连接;所述将每个所述导线的一端与多个测试焊盘中的任一测试焊盘电连接,包括:在所述晶圆的上表面设置两个上表面测试焊盘组,每个上表面测试焊盘组包括两个互相连接的上表面测试焊盘;通过位于所述上表面的导线将所述两个上表面测试焊盘组分别串联连接至已经串联连接的所述多组待测试硅通孔。与现有技术相比,本专利技术提供的集成电路连通率测试系统制作方法,能够通过在晶圆上添加导线和测试焊盘的方式构建连通率测试结构,在保证测试准确性的前提下,简化制造工艺流程并较低制造成本。附图说明此处所说明的附图用来提供对本专利技术的进一步理解,构成本专利技术的一部分,本专利技术的示意性实施例及其说明用于解释本专利技术,并不构成对本专利技术的不当限定。在附图中:图1为本专利技术实施例提供的一种集成电路连通率测试系统的本文档来自技高网
...

【技术保护点】
1.一种集成电路连通率测试系统,其特征在于,应用于用于构成集成电路的晶圆,所述装置包括:测试组件和测试仪,所述测试组件包括:位于所述晶圆的上表面和下表面的多个导线和多个测试焊盘,所述测试焊盘通过所述导线与所述晶圆中的一个或多个待测试硅通孔连接,所述测试仪包含多个探针;/n其中,在所述多个探针与所述测试焊盘电连接后,所述测试仪,用于通过所述多个探针向所述测试仪施加电压和/或电流,以根据获取到的电阻率确定所述一个或多个待测试硅通孔的连通率。/n

【技术特征摘要】
1.一种集成电路连通率测试系统,其特征在于,应用于用于构成集成电路的晶圆,所述装置包括:测试组件和测试仪,所述测试组件包括:位于所述晶圆的上表面和下表面的多个导线和多个测试焊盘,所述测试焊盘通过所述导线与所述晶圆中的一个或多个待测试硅通孔连接,所述测试仪包含多个探针;
其中,在所述多个探针与所述测试焊盘电连接后,所述测试仪,用于通过所述多个探针向所述测试仪施加电压和/或电流,以根据获取到的电阻率确定所述一个或多个待测试硅通孔的连通率。


2.根据权利要求1所述的装置,其特征在于,所述多个测试焊盘包括设置于所述晶圆的上表面的多个上表面测试焊盘和设置于所述晶圆的下表面的多个下表面测试焊盘,所述下表面测试焊盘通过测试硅通孔穿过所述晶圆被电连接至所述上表面。


3.根据权利要求2所述的集成电路连通率测试系统,其特征在于,每个所述导线连通所述上表面露出的每一列待测试硅通孔,并与所述上表面测试焊盘连接;
每个所述导线连通所述下表面露出的每一行待测试硅通孔,并与所述下表面测试焊盘连接。


4.根据权利要求2所述的集成电路连通率测试系统,其特征在于,所述晶圆下方与基底键合,所述晶圆的下表面露出的每个待测试硅通孔具有键合焊点;
每个所述导线连通所述上表面露出的每一列待测试硅通孔,并与所述上表面测试焊盘连接;
每个所述导线连通所述下表面露出的每一行所述键合焊点,并与所述下表面测试焊盘连接。


5.根据权利要求4所述的集成电路连通率测试系统,其特征在于,在所述多个探针与所述测试焊盘电连接后,所述测试仪用于通过所述多个探针向所述测试仪施加电压或电流,以根据获取到的电阻率确定一个或多个所述键合焊点的连通率。


6.根据权利要求1所述的集成电路连通率测试系统,其特征在于,所述晶圆具有多组待测试硅通孔,每组待测试硅通孔包括两个通过位于所述晶圆的下表面的导线串联连接的待测试硅通孔,所述多个测试焊盘包括设置于所述晶圆的上表面的两个上表面测试焊盘组,每个上表面测试焊盘组包括两个互相连接的上表面测试焊盘;
所述两个上表面测试焊盘组和所述多组待测试硅通孔通过位于所述上表面的导线串联连接。


7.根据权利要求6所述的集成电路连通率测试系统,其特征在于,所述测试仪包含两个电压探针和两个电流探针;
在所述两个电压探针与所述...

【专利技术属性】
技术研发人员:贾士奇刘瑞文焦斌斌云世昌孔延梅
申请(专利权)人:江苏物联网研究发展中心
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1